微机原理与接口技术期中考试总结南信大

微机原理与接口技术期中考试总结南信大

ID:22300591

大小:125.95 KB

页数:5页

时间:2018-10-28

微机原理与接口技术期中考试总结南信大_第1页
微机原理与接口技术期中考试总结南信大_第2页
微机原理与接口技术期中考试总结南信大_第3页
微机原理与接口技术期中考试总结南信大_第4页
微机原理与接口技术期中考试总结南信大_第5页
资源描述:

《微机原理与接口技术期中考试总结南信大》由会员上传分享,免费在线阅读,更多相关内容在学术论文-天天文库

1、Zilil:机原理与接口技术第一章微型计算机基础1、试说明微处理器、微型计算机和微机系统的概念。答:微型处理器:①大规模核心芯片;②由运算器、控制器、寄存器组组成。微型计算机是由微型处理器、内存储器、总线、输入输出接口电路组成。微型计算机系统:①微型计算机;②外部设备和软件组成。2、两个数1234H和9ABCH分别存储在10000H和21000H开始的存储单元屮,试画图表示存储情况。3、现代汁算机与冯诺依曼计算机的区别?答:①从存储器的结构来讲:冯诺依曼式计算机是单一的,现代计算机的存储器是由内存和外存组成的。内存储器有主存、高速缓存、寄存器组;外存储器有硬盘、光盘、磁带等光驱。

2、②从控制器方而来讲:冯诺依曼式计算机通过CPU集屮控制来工作;现代计算机是巾分散控制来实现。③从通信方面来讲:冯诺依曼式H•算机是通过CPU通信;现代II•算机通过总线通信。4、微机系统的工作过程?以一个模型为例如来说明微机的工作过和,假设计算12H+34H,程序如下:M0VAL,12H;将12H送到累加器中ADDAL,34H;计算12H+34H,结果送回累加器,编绎后丙坤指令对应的机器指令为:1011000000010010“MOVAL,12H”,0000010000110100;“ADDAL,34H“10000H10001H10002H10003HPC:程序计数器AR:地址寄

3、存器AB:地址总线存储器RD:读WR:写DB:数据总线DR:数据缓存器IR:指令寄存器ID:指令译码器PLA:控制信号ALU:运算器①首址在程序汁数器PC中,首址送到地址寄存器AR中,PC->AR,程序计数器加1,PC+1->PC,(PC)=10001H,AR->AB找到存储器M,CPU发读信号,BOH-〉DB-〉DR-〉IR-〉ID->发出各种控制信号;②PC-〉AR,程序计数器加1,PC+1->PC,(PC)=10002H,AR-〉AB找到存储器M,CPU发读信号,12H-〉DB-〉DR->AL;③PC-〉AR,程序计数器加1,PC+1->PC,(PC)=1000311,AR

4、->AB找到存储器M,CPU发读信号,04H-〉DB-〉DK-〉IK-〉ID-〉发出各种控制信号;④PC-〉AR,程序计数器加1,PC+1->PC,(PC)=10004H,AR->AB找到存储器M,CPU发读信号,34H->DB->DR->ALUini;AL->ALUin2ALU.ni+ALUin2=4611->AL第二章8086/8088微处理器1、微型计算机的硬件主要由哪里几部分组成?运算器、控制器、存储器、寄存器、输入输出设备。2、8086CPU中哪些寄存器?各有什么用途?按寄存器功能可分为通用寄存器、段寄器、控制寄存器。数据寄存器:AX累加器、BX基地址寄存器、CX计数器

5、和DX数据寄存器通用寄存器地址指针寄存器:SP找指针寄存器、BP基址指针寄存器变址寄存器:DI目的寄存器、SI源变址寄存器段寄存器:DS数据段、CS代码段、SS堆栈段、ES附加段。控制寄存器:1P指令指针寄存器、FR标志寄存器状态标志:CFFR标志寄存器状态标志:CF进位标志、PF奇偶标志、AF辅助进位标志、ZF零标志、SF符号标志、OF溢出标志控制标志:DF方向标志、IF中断标志、TF跟踪标志9、8088CPU采用双列直插式封装结构,共有40个引脚。8086CPU采用分时用的地址/数据总线结构,共有33个引脚。8086CPU可在两种模式下工作(最小模式和最大模式)10、最小模式

6、引脚功能:AD0〜AD7:地址/数据复用线AD8〜AD15:地址/数据复用线A16/S3〜A19/S6:地址/状态S用总线控制总线:非BNE/S7高8位数据总线允许/状态利用引脚RD:读信号WR:写信号M/IO非:存储器或I/O端□选择控制信号READY:(准备京绪信号)采集信号中断请求:NMI:非屏蔽中断请求信号INTR:可屏蔽中断请求信号(输入)INTTA:可屏蔽屮断响应信号(输入)TEST非:测试信号RESET:复位信号(输入高电平有效)ALE:地址锁存允许信号DEN非:数据允许信号DT/R非:数据发送/接收控制信号HOLD:总线请求信号输入端HLDA:总线请求响应信号输出

7、端MN/MX非:最大/最小模式(工作方式选择信号)MN/MX非=1表示CPU最小方式系统=0表示CPU工作在最大方式系统CLK:主时钟信号I/O存储空间:2,6B11、READY=0时,CPU就在T3后插入TW周期,插入的TW个数取决于READY何时变为高电平。12、最小模式一一仅支持单处理器;最大模式一一可支持多处理器。13、5种基本的总线操作:存储器读、存储器写、输入、输出、屮断响应。14、VLSI:超大规模集成电路。15、流水线技术部是一种同时进行若干操作的并行处理方式,①

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。