欢迎来到天天文库
浏览记录
ID:22036111
大小:118.79 KB
页数:5页
时间:2018-10-26
《2013微机原理电子科技大学入学考试复试试题》由会员上传分享,免费在线阅读,更多相关内容在工程资料-天天文库。
1、电子科技大学二零年推免生复试笔试题微机原理考试题(120>分钟考试形式:闭卷考试日期2013年9月23曰得分—'二三合计得分签名复核人签名一、选择题(每题2分,共40分)1.在()屮,机器数零的表示形式是不唯一的。A.补码B.原码C.补码和反码D.原码和反码2.以下对于RISC机器来说不正确的是()oA、指令编码等长B、寻址方式多C、不能访问存储器D、运算类指令只使用寄存器3.片内AMBA总线屮,APB桥是()A、支持突发传输数据的B、AHB高性能系统的中枢C、APB屮的唯一总线主机D、一种总线仲裁器4.超标量微处理器的特点有()。
2、A、不仅能进行32位运算,也能进行64位运算B、闪部含有多条指令流水线和多个执行部件C、数据传输速度很快,每个总线周期最高能传送4个64位数裾D、芯片内部集成的晶体管数超过100万个,功耗很大5.总线上多个主设备同时发送信息导致的工作异常一般称为()。A、冲突B、仲裁C、中断D、异常6.下列关于DMA的说法错误的是()。A.CPU只启动DMA,而不干预这一过程。B.传输数据的过程只由硬件完成而不需软件介入。C.DMA模式下完成数据传输不需要涉及到屮断等操作。D.在外设和内存之间直接地传输数裾7.ARM处理器比较无符号数大小时是根据(
3、)标志位来判断的D、Z和VA、C和NB、C和ZC、C罕口V8.微程序控制器中,机器指令与微指令的关系是()。A、每一条机器指令由一条微指令来执行B、每一条机器指令由一段微指令编写的微程序来解释执行C、每一条机器指令纟II成的程序可由一条微指令来执行D、一条微指令由若干条机器指令组成1.当CPU响应中断时,通常对正在执行的指令的处理方法是()。A.执行完当前指令之后响应屮断B.停止执行当前指令已屮断执行当前指令D.放弃执行当前指令2.异步通信方式工作中,设賈波特率因子为32,字符长度为8位(含1位奇校验位),起始位1位,停止位为2位,
4、每秒传输200个字符,则它的传输速率和收/发时钟频率分别为()。A.200bps,8.8kHzB.2200bps,35.2kHzC.2200bps,70.4kHzD.2400bps,38.4kHz3.以下ARM指令中,(〉的源操作数采用了相对寻址方式。A、MOVR0,#2B、LDRRO,[R1]C、BLSUB1D、ADDRO,R1,R2,LSL#14.在CPU内部,通常()用于存放将要执行的指令代码。A、PCB、SPC.IDD.IR5.某个寄存器中存放的数值即为操作数的地址,这种寻址方式称为()。A、立即寻址B、存储器直接寻址C、寄
5、存器间接寻址D、寄存器直接寻址6.下图所示半导体存储芯片的容蜚为()oIA0-A15CSD0-D9〉RDVCCWRGNDA、128KxlObitsB、64Kx9bitsC、64Kxl0bitsD、64KB7.以版图形式提交,灵活性差,可靠性高的核是()A.固核B.硬核C.软核D.IP核8.微处理器内部标志寄存器的主要作用是()。A、决定CPU是否继续工作B、检查当前指令执行的正确与否C、纠正当前指令执行的结果D、产生影响或控制某些后续指令所需的标志9.在计算机系统三总线结构中,用于产生存储器和外设接口片选信号的是()。A、数据总线B
6、、地址总线C、控制总线D、其他专用信号10.在外设接口中,状态寄存器的作用是存放()。A、CPU给外设的命令B、外没给CPU的命令C、外设的工作状态D、CPU的工作状态11.下面关于总线的叙述中,错误的是()。A、总线位宽指的是总线能同时传送的最人数据位数B、总线标准是指总线传送信息时应遵守的一些协议与规范C、PCI总线支持突发成组传送D、串行总线带宽小于并行总线的带宽1.用行列反转法构造一个84键的矩阵键盘,最少需要()条I/O线。得分A、18B、24C、19Dx20二填空题(共30分,每空1分)1.冯.诺伊曼计算机的五个基本组成
7、部分是①②i③、和输入输出设备。2.微处理器是一个中央处理器,rflALU、累加器和寄存器组、指令指针寄存器、标志寄存器、①、—®:3.处理器完成一条指令所需的时间通常称为①,而完成一次I/O操作所用时间通常称为②_4.芯片片选信号的形成方法有①、②和全译码法。其中硬件电路最简单的是③_法;5.嵌入式系统设计中,S小硬件系统通常包括处理器模块以及、(②电源)、、和等基本硬件;6.冯•诺伊曼计算机的最大缺陷是:l7.现代计算机的存储器分层结构一般分为:寄存器组、①t②③L硬盘属于④;8.目前计算机采用的输入输出信息传输方式有程序查询传
8、输、①②③9.Cache技术的应用基于所谓“局部性原理”,该原理的含义是10.对I/O端口的编址一般有①方式和②方式。ARM处理器采用的是③方式。11.下图所示力串行异步通信屮传送某字符的基波波形。该字符所传送的数据值为①H;采用的是
此文档下载收益归作者所有