资源描述:
《基于fpga的嵌入式系统设计复习题》由会员上传分享,免费在线阅读,更多相关内容在学术论文-天天文库。
1、《基于中ga的嵌入式系统设计》复习题1、名词概念解释:(1)ASIC,FPGA,SOC,SOPC,NIOSII,I/O,IP:(2)VHDL,verilogHDL,HDL,EDA;(3)功能仿真,后仿真,设计综合,设计验证;(4)嵌入式系统的定义:以应川为屮心、以计算机技术为基础、软硬件可裁剪、适应应川系统对功能、可靠性、成木、体积、功耗等严格要求的专用计算机系统。(5)嵌入式系统的组成:嵌入式系统主要由嵌入式处理器、外围设备、嵌入式操作系统及应用软件等组成,它足集软硬件于一体的可独立工作的“器件”。其屮:嵌入式处理器足嵌入式系统的核心部件,具有小型化、高效率、高可靠
2、性、高集成度等特点。外闱设备是嵌入式系统屮川于完成存储、通信、调试、显示等辅助功能的部件。2、填空题(1)NiosII处理器有三种运行模式:,,。(2)CyclonellFPGA支持串行配置器件的isp编程,该特性是通过利用JTAG接口实现的。(3)在SOPCBuilder中,复位地址的偏移量是,异常地址的偏移量是。(4)在NiosII的多处理器系统中,最常用的共享资源是。(5)根拋Flash是否支持处理器的过接读揀作,NiosII处理的bootloader分成两种模式:bootloader、bootloader。(6)用uC/OS-II操作系统实现以太网与轻景IP功
3、能的时候,以太网的屮断号至少是(7)Altera公司的FPGA常用的配置方式:JTAG方式、、。(8)CyclonellFPGA上面集成的BlockRAM为M4K,一个M4K的大小是。(9)使用QuartusII进行FPGA设计的开发流程是:设计输入、、、仿真、。(10)NiosIIIDE为软件开发提供了4个主要功能:工程管理器、编辑器和编译器、调试器、O(11)SOPC组件On-chipMemoryN*以用作RAM夕卜,还川以设置成,甚至N以设置成双UI存取。(1)CyclonellEP2C35器件包含4个PLL,毎个PLL均有个输出。其屮第个输出的驱动能力最强。(
4、2)基于微电子设计的电路通常包含有:组合逻辑电路和逻辑电路。(3)基于微电了•设计的电路通常包含冇:电路和时序逻辑电路。(4)SOC是的缩写,EDA是的缩写。(5)电了系统设计主要柯和硬件描述语言设汁方式,前者比较莨观,形象,似通用可移植性弱;后者利用文木的形式描述和设计电路,常用的两种硬件描述语言是和o(6)现在集成电路设计主要采用硬件描述语言来描述自己的设计,然后利用EDA工具进行仿真和综合,转换成某种目标文件,然V;利用ASIC实现。请问综合的主要作用是o(7)在基于EDA设计的技术屮,柯两种基木设计思路,一种是自顶向下的设汁思路,一种是的设计思路。(8)在过去
5、的几十年中,数字电路设计技术发展迅速,经历了、,,,直到今天的SOC,我们可以把-个完整的系统集成在一个芯片上。(9)设计仿真具体分为和,前者对电路的RTL模型的仿真,不考虑信号的时延欠系,时后者是对综合或布局布线的网表进行的仿真,考虑信号的时延关系。3、选择题(1)基于FPGA的嵌入式系统,下而说法正确的是()A.只有运行NiosII软核的FPGA系统冰是嵌入式系统B.基于FPGA的嵌入式系统足在FPGA中运行可配置的软核C.基于FPGA的嵌入式系统主要特点是运行速度比他嵌入式系统要快D.基于FPGA的嵌入式系统是FPGA最主要的应用方句(2)对于FPGA芯片来讲,
6、下列说法错误的是:()A.FPGA是现场可编程逻辑器件的缩写B.FPGA的内部rij■以集成DSP、PowerPC等模块C.FPGA是非易失性器件D.FPGA的闪部逻辑可以反复修改(1)下列不属于FPGA片内资源的是哪个?()A.PLL(锁相环)B.LUT(杏找表)C.NiosII软核处理器D.DSP处理模块(2)下列关于SOPC的说法正确的是:()A.SOPC系统可以对其结构进行修改,即可以说SOPC是永不过吋的嵌入式系统。B.NiosII足一种软核处理器,故可以任意修改其内部结构。C.NiosII可以脱离FPGA芯K单独运行。D.SOPC系统具柯体积小、快速灵活、
7、低功耗等优点。(5)卜列可综合的VerilogHDL语<I)是:()A.!==B.taskC.initialD.#delay(6)卜列VerilogHDL表达式巾正确的足••()A.4’b001«1=5’b00010;B.!4’bl011
8、
9、!4’b0000=l’blC.4,bl010&4,bll01=l'bl;D.4,bl011&&4^0100=4’bllll;(7)下列选项中哪个不是嵌入式系统软硬件划分的原则。()A.系统优化原则B.资源利用率原则C.性能原则D.性价比原则(8)NiosII的系统中SDRAM的IP核吋钟与系统全局吋钟相差多少度?