数字电子技术试题

数字电子技术试题

ID:20399331

大小:1.23 MB

页数:11页

时间:2018-10-13

数字电子技术试题_第1页
数字电子技术试题_第2页
数字电子技术试题_第3页
数字电子技术试题_第4页
数字电子技术试题_第5页
资源描述:

《数字电子技术试题》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库

1、数字电子技术试题一、判断题1、译码器可以实现逻辑函数也可以做数据分配器用。()2、逐次比较型A/D转换器转换时间很快,所以不需要保持器来保持采样信号。()3、施密特触发器是一种自激振荡电路,不需要外加输入信号,就可以自动地产生出矩形脉冲。()4、三态门即可以实现数据的双向传送也可以实现数据的分时传送。()5、二进制加法计数器从0计数到十进制24时,需要5个触发器构成,有7个无效状态。()二、选择题1、下面是四种编码方式,找出其中一种与另外三种不同的编码方式。A、5211码B、余3码C、余3循环码D、格雷码2、以下表达式中符合逻辑运算法则的是_。 A、C•C=C2B、1+1=10C、0<1D、

2、A+1=13、逻辑函数的表示方法中具有唯一性的是__。A、函数式B、表达式C、逻辑图D、卡诺图4、在一个8位的存储单元中,能够存储的最大无符号整数是____。A、(400)8B、(127)10C、(FF)16D、(256)105、对于钟控RS角发器,若要求其输出“0”状态不变,则输入的RS信号应为A、RS=X0B、RS=0XC、RS=X1D、RS=1X第11页共11页6、设两个四位二进制数A3A2A1A0和B3B2B1B0,问图示电路完成的功能是 。A、两个四位二进制数相加B、两个四位二进制数相减C、两个四位二进制数比较大小D、两个四位二进制数比较是否相同7、以下电路中,_______加以适

3、当辅助门电路,适于实现单输出组合逻辑电路。A、二进制译码器B、数据选择器C、数值比较器D、七段显示译码器8、某电视机水平-垂直扫描发生器需要一个分频器将31500HZ的脉冲转换为60HZ的脉冲,欲构成此分频器至少需要_________个触发器。A、10B、60C、525D、15009、在下列触发器中,有约束条件的是        。A、主从JK触发器 B、主从D触发器 C、同步RS触发器 D、边沿D触发器10、以下各电路中,_____可以产生脉冲定时。A、多谐振荡器B、单稳态触发器C、施密特触发器D、石英晶体多谐振荡器11、寄存器没有的功能。A、移动B、比较C、并/串转换D、计数第11页共1

4、1页12、电路在任何时刻只能有一个输出端有效。A、二进制译码器B、二进制编码器C、七段显示译码器D、十进制计数器13、已知二变量输入逻辑门的输入A、B和输出F的波形如图所示,判断是逻辑门的波形。A、与非门B、异或门C、同或门D、无法判断14、下列说法正确的是。A、数字信号在大小上不连续,时间上连续,模拟信号则反之B、数字信号在大小上连续,时间上连续,模拟信号则反之C、数字信号在大小和时间上均连续,模拟信号则反之D、数字信号在大小和时间上均不连续,模拟信号则反之15、下列几种说法中与BCD码的性质不符的是。A、一组4位二进制数组成的BCD码只能表示1位十进制数。B、BCD码是一种人为选定的0-

5、9的十个数字的代码。C、BCD码是一组4位二进制数,能表示16以内的任何一个十进制数。D、BCD码有多种表示形式。16、二输入与非门当输入变化为时,输出可能有竞争冒险。A、01→10B、00→10C、10→11D、11→0117、若将一个异或门(输入端为A、B)当作反向器使用,则A,B端应按连接。A、A或B中有一个接1B、A或B中有一个接0C、A和B并联使用D、不能实现18、三极管作为开关时工作区域是。A、饱和区+放大区B、击穿区+截止区C、放大区+击穿区D、饱和区+截止区第11页共11页19、一个五位的二进制加法计数器,由00000状态开始,按自然态序计数,问经过75个输入脉冲后,此计数器

6、的状态为。A、01011B、01010C、11111D、0110020、n位触发器构成的扭环形计数器,其无关状态数有个。A、2n-nB、2n-2nC、2nD、2n-1三、填空题1、对于JK触发器,若J=K,则可完成触发器的逻辑功能。2、51个“1”连续进行异或运算,其结果是。3、TTL电路和CMOS电路相比较明显的特点是,工作速度上____,功耗上CMOS电路比TTL电路功耗小。4、时序逻辑电路可分为Mealy型和型。5、(31.25)10=()余3码=()166、欲把输入的正正弦波信号转换成同频率的矩形波信号,可以采用电路。7、不会出现的变量取值所对应的_______叫做约束项。8、设存储

7、器的起始地址为全0,按照字节编址的存储系统16K*8的最高地址为H。9、A/D转换的基本步骤是采样、保持、量化、四个。10、逻辑函数F=A+B可化简为____。11、时序电路使用时钟脉冲下降沿更新状态的主从触发器,已知及输入的波形如图所示,则的取值(自左至右)是。12、逻辑函数F=A+B的对偶函数FD=。13、如图所示的时序电路,若初始状态=0000,则经过八个时钟脉冲输出序列=。第11页共11页14、某RA

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。