实验二_基于quartus_ii的流水灯设计仿真

实验二_基于quartus_ii的流水灯设计仿真

ID:20056107

大小:1.65 MB

页数:34页

时间:2018-10-09

实验二_基于quartus_ii的流水灯设计仿真_第1页
实验二_基于quartus_ii的流水灯设计仿真_第2页
实验二_基于quartus_ii的流水灯设计仿真_第3页
实验二_基于quartus_ii的流水灯设计仿真_第4页
实验二_基于quartus_ii的流水灯设计仿真_第5页
资源描述:

《实验二_基于quartus_ii的流水灯设计仿真》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、实验二、基于QuartusII的 流水灯设计仿真本部分实验内容为新内容,操作步骤较多,为保证实验项目进行完毕,请同学们务必提前做好预习准备预习要求1.从实验中心网站下载软件2.按照ppt所示,操作使用,仿真数字逻辑器件功能1一、实验目的通过本次实验,引导学生以计算机辅助设计的手段来设计数字逻辑电路;掌握QuartusII集成开发环境软件原理图输入的设计流程;掌握简单流水灯的工作原理,学会通过QuartusII建立原理图设计小型数字电路;掌握可编程逻辑器件(PLD)的开发步骤;掌握对设计进行编译、仿真的方法。二、实验设备计算机2三、流水灯要求及工作原理流水灯工作

2、流程如上图所示,用逻辑电路控制8个LED灯,始终保持7亮1暗,在脉冲信号CP的推动下循环流动;将灯亮用1表示,灯灭用0表示,可写出流水灯的真值表;观察发现,3-8线译码器74LS138的逻辑真值表与其相同,因此采用74LS138作为主控逻辑器件;如果能够通过脉冲信号CP在74LS138的A2、A1、A0地址端产生连续的000、001、010……111→000……的地址信号,在74LS138输出端的8个LED灯即可产生流水效果。将3个边沿D/JK触发器前级的Q端与后级的CP串联,即可在Q0、Q1、Q2端产生出与000、001、010……111→000……对应的的

3、地址信号。………………………………31、异步模八计数器设计(在QuartusII中画图)由JK→T’构成异步模八计数器为74LS138产生连续变化的地址信号;f1为连续脉冲CP,为便于视觉观察,输入频率一般应为1-10Hz;Q2、Q1、Q0分别接到74138的地址端A2、A1、A0;四、实验任务42、译码器应用(在QuartusII中画图)Q2、Q1、Q0接三个JK触发器的Q端输出,接收前端计数器输出的地址信号;Y0、Y1、……Y7与实验板上的LED灯进行连接(在QuartusII下进行引脚锁定),观察流水现象;5五、实验步骤1.通过QuartusII建立一个

4、新项目;2.建立项目时选MAXII系列(family)的目标器件(devices)EPM240T100C53.新建图形设计文件,调用相关元件,设计总体电路原理图,并编译通过;4.新建波形矢量文件,添加引脚端口并编辑激励波形,保存该文件并执行时序仿真,观察并分析仿真结果。6QuartusII软件操作流程请同学们参照后面的步骤,提前做好预习,熟悉QuartusII软件的操作环境;QuartusII软件可到实验中心网站上下载,要注意它的破解步骤。7一、准备1、使用QuartusII软件之前,请确保软件已正常破解若启动QuartusII时看到如下注册许可界面,则说明软

5、件尚未注册许可,需要进行认证后才能正常使用:开始菜单运行中输入命令:cmd,打开dos命令窗;在命令窗中输入:ipconfig/all,即列出本机物理地址physiccaladdress;用记事本打开本机D:Altera目录下的License.Dat文件,将其中的HostID替换为本机的物理地址即完成破解。(替换时需注意不能插入空格并去掉符号“-”)保存文件并关闭,重启Quartus,注册许可界面已消失。82、QuartusII6.0主界面操作环境1、ProjectNavigator(工程管理器)2、Messagewindow(信息窗口)2、Statusw

6、indow(状态窗口)93、常用工具栏Toresetviews:ToolsCustomizeToolbarsResetAllRestartQuartusII编译报告扩展控制按钮若QuartusII界面上一些默认的按钮被关闭,影响使用,可按右边的操作步骤来复原10工程创建时的准备工作QuartusII通过“工程(Project)”来管理设计文件,必须为此工程创建一个放置与此工程相关的所有设计文件的文件夹;此文件夹名不宜用中文,也最好不要用数字,应放到磁盘上容易找到的地方,不要放在软件的安装目录中;建立完工程文件夹后再进行后续操作……二、在QuartusII

7、6.0环境下建立工程111、项目创建向导工程文件名,任取,建立在用户自己的目录下,不要使用软件的安装目录或系统目录选择文件的存放路径顶层实体名,一般和工程名相同文件菜单基于已有项目创建工程(一般不使用)设置完毕后单击“Next”12添加用户的设计文件选中待添加的文件后点击“Add”,若暂无文件,直接点击“Next”2、为创建的工程添加设计文件设置完毕后单击“Next”13选择CPLD/FPGA器件型号选择CPLD/FPGA器件所属系列3、器件选择本EDA实验背板所使用的器件为ALtera公司MAXII系列(Family)的EPM240T100C5(Avalia

8、bledevices)设置完毕后单击“

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。