可编程中断控制器intel 8259a

可编程中断控制器intel 8259a

ID:19460824

大小:847.00 KB

页数:39页

时间:2018-10-02

可编程中断控制器intel 8259a_第1页
可编程中断控制器intel 8259a_第2页
可编程中断控制器intel 8259a_第3页
可编程中断控制器intel 8259a_第4页
可编程中断控制器intel 8259a_第5页
资源描述:

《可编程中断控制器intel 8259a》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、7.5可编程中断控制器Intel8259A芯片的特点:-可编写程序控制芯片的多项功能-可提供多中断源的中断类型码-中断源有多种触发方式-可屏蔽/允许输入端的中断源-采用NMOS工艺制造,只需要一组5V电源使用形式:-单片方式——可提供8个中断源-级联方式——最多提供64个中断源(9片)8259A引脚及功能示意图28个DIP封装8个中断源输入8个数据线1位片内地址线3条控制线4条级联线2条中断响应请求线2条电源线图7.228259A引脚8259A引脚及功能结构与中断源有关(14个)IR7IR0:

2、外部中断源输入引脚INT:中断请求输出引脚,接8086CPU的INTR:中端响应输入引脚,接8086CPU的CAS0CAS2:级联选择线SP/EN:级联控制线8259A引脚及功能结构与CPU有关(12个)D7D0:8位数据传送线INT:中断请求输出引脚,RD、WR:读/写控制线CS:片选控制线A0:片内地址线7.5.28259A的内部结构及外部引脚1.8259A的内部结构图7.218259A内部结构框图中断请求寄存器IRR(InterruptRequestRegister),8位,接受并锁存

3、来自IR0~IR7的中断请求信号,当IR0~IR7上出现某一中断请求信号时,IRR对应位被置1;中断屏蔽寄存器IMR(InterruptMaskRegister),8位,若IRR中记录的各级中断中有任何一级需要屏蔽,只要将IMR的相应位置1即可,未被屏蔽的中断请求进入优先权判别器;中断服务寄存器ISR(In-ServiceRegister),8位,保存当前正在处理的中断请求,例如,如果ISR的D2=1,表示CPU正在为来自IR2的中断请求服务;优先权判别器PR(PriorityResolver)

4、能够将各中断请求中优先级最高者选中,并将ISR中相应位置1。若某中断请求正在被处理,8259A外部又有新的中断请求,则由优先权判别器将新进入的中断请求和当前正在处理的中断进行比较,以决定哪一个优先级更高。若新的中断请求比正在处理的中断级别高,则正在处理的中断自动被禁止,先处理级别高的中断,由PR通过控制逻辑向CPU发出中断申请INT。数据总线缓冲器是8259A与系统之间传送信息的数据通道。读/写控制逻辑包含了初始化命令字寄存器和操作命令字寄存器。其功能是确定数据总线缓冲器中数据的传输方向,选择内

5、部的各命令字寄存器。当CPU发读信号时将8259A的状态信息放到数据总线上;当CPU发写信号时,将CPU发来的命令字信息送入指定的命令字寄存器中。级联缓冲/比较器用来存放和比较在系统中用到的所有8259A的级联地址。主控8259A通过CAS0、CAS1和CAS2发送级联地址,选中从控8259A。2.8259A的外部引脚8259A采用28脚双列直插封装形式,如图7.22所示。CS:片选信号,输入,低电平有效,来自地址译码器的输出。只有该信号有效时,CPU才能对8259A进行读/写操作。WR:写信号

6、,输入,低电平有效,通知8259A接收CPU从数据总线上送来的命令字。RD:读信号,输入,低电平有效,用于读取8259A中某些寄存器的内容(如IMR、ISR或IRR)。D7D0:双向、三态数据线,接系统数据总线的D7D0,用来传送控制字、状态字和中断类型号等。IR7IR0:中断请求信号,输入,从I/O接口或其他8259A(从控制器)上接收中断请求信号。在边沿触发方式中,IR输入应由低到高,此后保持为高,直到被响应。在电平触发方式中,IR输入应保持高电平。INT:8259A向CPU发出的中断

7、请求信号,高电平有效,该引脚接CPU的INTR引脚。INTA:中断响应信号,输入,接收CPU发来的中断响应脉冲以通知8259A中断请求已被响应,使其将中断类型号送到数据总线上。CAS0CAS2:级联总线,输入或输出,用于区分特定的从控制器件。8259A作为主控制器时,该总线为输出,作为从控制器时,为输入。SP/EN:从片/允许缓冲信号,输入或输出,该引脚为双功能引脚。在缓冲方式中(即8259A通过一个数据总线收发器与系统总线相连),该引脚被用做输出线,控制收发器的接收或发送;在非缓冲方式中,该

8、引脚作为输入线,确定该8259A是主控制器(SP/EN=1)还是从控制器(SP/EN=0)。8259A的级联方式如图7.23所示。A0为地址输入信号,用于对8259A内部寄存器端口的寻址。7.5.38259A的工作过程⑴初始化工作过程8259初始化是由CPU发送2-4个初始化命令字ICW来实现的。⑵接受外设中断请求初始化后8259进入正常工作状态。当外部中断源通过IRn引脚向8259发出有效中断请求时,8259会自动将其内部中断请求寄存器IRR的相应位置1以记录并保持外设的中断请求。⑶中断屏蔽判

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。