信号与信息处理专业毕业论文 [精品论文] h.硬件编码技术研究及整数变换量化的实现

信号与信息处理专业毕业论文 [精品论文] h.硬件编码技术研究及整数变换量化的实现

ID:19372305

大小:13.33 KB

页数:37页

时间:2018-10-01

信号与信息处理专业毕业论文  [精品论文]  h.硬件编码技术研究及整数变换量化的实现_第1页
信号与信息处理专业毕业论文  [精品论文]  h.硬件编码技术研究及整数变换量化的实现_第2页
信号与信息处理专业毕业论文  [精品论文]  h.硬件编码技术研究及整数变换量化的实现_第3页
信号与信息处理专业毕业论文  [精品论文]  h.硬件编码技术研究及整数变换量化的实现_第4页
信号与信息处理专业毕业论文  [精品论文]  h.硬件编码技术研究及整数变换量化的实现_第5页
资源描述:

《信号与信息处理专业毕业论文 [精品论文] h.硬件编码技术研究及整数变换量化的实现》由会员上传分享,免费在线阅读,更多相关内容在学术论文-天天文库

1、信号与信息处理专业毕业论文[精品论文]H.264硬件编码技术研究及整数变换量化的实现关键词:H.264标准视频编码整数变换量化反应摘要:H.264是新一代的视频编码标准,它具有码率低、图像质量高、容错能力强、网络适应性强等特点。H.264在视频会议、视频点播、数字电视和手持视频应用中有非常广阔的应用空间。由于H.264是新的视频编码标准,编解码过程中的算法选择和实现并不是很完善,在性能上还有较大的提升空间。因此研究H.264编解码器的关键算法以及这些算法在硬件实现上的优化对于推动H.264的应用具有重要的现实意义。H.264较高的算法复杂度严重地影响了

2、其在实时环境下的应用,目前使用软件的方法已经很难实现高清视频的实时编码。本文对H.264进行了编码复杂度分析,并统计了整个软件编码中计算量的分布,其中帧间预测和整数变换量化占用了大量编码周期。为了实现实时编码,本文研究了H.264编码器的FPGA实现方案,首先分析H.264硬件编码系统的结构和特点。针对高清视频实时编码提出了一种多总线SoPC的硬件编码系统结构,并对功能实现进行了软硬件划分。根据H.264硬件编码系统的功能特点,本设计结合流水线技术对编码器软核的功能模块进行了划分。在此基础上,构建了基于PowerPC405嵌入式处理器的H.264硬件编

3、码系统,并将PowerPC405的最小系统在Virtex-IIProFPGA上进行了实现。最后,本文将H.264中频繁调用的整数变换量化模块进行了硬件实现。综合结果和性能分析结果表明,本文设计的H.264整数变换模块具有快速的特点,在保证性能的前提下,达到了实现简单、成本低的目标。希望本文研究分析的方法和所得成果,能对以后H.264硬件编码设计有一定的参考作用。正文内容H.264是新一代的视频编码标准,它具有码率低、图像质量高、容错能力强、网络适应性强等特点。H.264在视频会议、视频点播、数字电视和手持视频应用中有非常广阔的应用空间。由于H.264是

4、新的视频编码标准,编解码过程中的算法选择和实现并不是很完善,在性能上还有较大的提升空间。因此研究H.264编解码器的关键算法以及这些算法在硬件实现上的优化对于推动H.264的应用具有重要的现实意义。H.264较高的算法复杂度严重地影响了其在实时环境下的应用,目前使用软件的方法已经很难实现高清视频的实时编码。本文对H.264进行了编码复杂度分析,并统计了整个软件编码中计算量的分布,其中帧间预测和整数变换量化占用了大量编码周期。为了实现实时编码,本文研究了H.264编码器的FPGA实现方案,首先分析H.264硬件编码系统的结构和特点。针对高清视频实时编码提

5、出了一种多总线SoPC的硬件编码系统结构,并对功能实现进行了软硬件划分。根据H.264硬件编码系统的功能特点,本设计结合流水线技术对编码器软核的功能模块进行了划分。在此基础上,构建了基于PowerPC405嵌入式处理器的H.264硬件编码系统,并将PowerPC405的最小系统在Virtex-IIProFPGA上进行了实现。最后,本文将H.264中频繁调用的整数变换量化模块进行了硬件实现。综合结果和性能分析结果表明,本文设计的H.264整数变换模块具有快速的特点,在保证性能的前提下,达到了实现简单、成本低的目标。希望本文研究分析的方法和所得成果,能对以

6、后H.264硬件编码设计有一定的参考作用。H.264是新一代的视频编码标准,它具有码率低、图像质量高、容错能力强、网络适应性强等特点。H.264在视频会议、视频点播、数字电视和手持视频应用中有非常广阔的应用空间。由于H.264是新的视频编码标准,编解码过程中的算法选择和实现并不是很完善,在性能上还有较大的提升空间。因此研究H.264编解码器的关键算法以及这些算法在硬件实现上的优化对于推动H.264的应用具有重要的现实意义。H.264较高的算法复杂度严重地影响了其在实时环境下的应用,目前使用软件的方法已经很难实现高清视频的实时编码。本文对H.264进行了

7、编码复杂度分析,并统计了整个软件编码中计算量的分布,其中帧间预测和整数变换量化占用了大量编码周期。为了实现实时编码,本文研究了H.264编码器的FPGA实现方案,首先分析H.264硬件编码系统的结构和特点。针对高清视频实时编码提出了一种多总线SoPC的硬件编码系统结构,并对功能实现进行了软硬件划分。根据H.264硬件编码系统的功能特点,本设计结合流水线技术对编码器软核的功能模块进行了划分。在此基础上,构建了基于PowerPC405嵌入式处理器的H.264硬件编码系统,并将PowerPC405的最小系统在Virtex-IIProFPGA上进行了实现。最后

8、,本文将H.264中频繁调用的整数变换量化模块进行了硬件实现。综合结果和性能分析结果表明,本文

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。