欢迎来到天天文库
浏览记录
ID:18990909
大小:1.30 MB
页数:107页
时间:2018-09-25
《尹其畅 555 第13~15讲正式内容》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库。
1、长安大学考研《813电子技术基础》命题规律分析及复习要点精讲主讲人:尹其畅老师107第五章综合一逻辑门电路二半导体存储器三脉冲波形的产生与变换1071、本章考情分析本章综合部分首先介绍了逻辑门电路,重点讲述了三态门的三种状态和T1000序列的TTL门电路;简要讨论了半导体存储器的基本概念。最后介绍555的基本概念和应用。在历年考研中逻辑门电路只考填空选择,不考大题,也不会考大题;半导体存储器没有出现题,考的可能虽说不大,但还是要注意一下,容易出小题;555在2009年中考了一道小题,大题是每年都有。1072、本章框架结构本章首先介绍了逻辑门,然后介绍了半导体存储器,最后介绍555,这三点
2、都是重点,我们要好好学习。3、本章考点预测在逻辑门这一章出小题,可能还会走老路,如三态门,半导体这一章有可能出概念题,555这一章是重点,但是这一章有对策。1074、本章要点精讲要点一:逻辑门电路的概述数字电路中,用来实现各种逻辑运算的电子电路,称作逻辑门电路。数字系统中常用高、低电平分别表示二值逻辑(只具有两种取值的逻辑关系)的1和0。获得高、低电平的基本方法如图所示。107要点二:三态门(TSL门)一,三态门三态门有三种输出状态:输出高电平、低电平、高阻状态(也称为禁止状态、开路状态)。107107EN是使能端,图B是高电平时能,当EN=1,时,三态门打开,相当于一个与非门,则输出相
3、当于一个两变量输入的与非门。当EN=0时,三态门关闭,输出端是高阻态。107二,逻辑表示方法如果逻辑1用高电平表示,逻辑0用低电平表示,称为用正逻辑方法描述;反之,则称为用负逻辑方法描述。用来描述1和0这两种逻辑状态的高、低电平均允许有一定的变化范围,在正常变化范围内的高、低电平均可以正确的描述各自代表的逻辑状态。107107三衡量门电路的性能指标1.传输延迟时间(TransmissionDelayTime)2.功耗(PowerDissipation)3.逻辑电平(LogicLevel)4.阈值电压(ThresholdVoltage)5.噪声容限(NoiseMargin)6.扇入(Fan
4、—In),扇出(Fan—Out)7.工作温度范围(OperatingTemperatureRange)107要点三:TTL门电路使用注意事项1.电源和地电源的变化范围应控制在VCC(5V)的10%以内;对要求严格的电源,应控制在VCC的0.25%变化范围内。要注意消除动态尖峰电流。尖峰电流会干扰门电路的正常工作,严重时造成逻辑错误。降低尖峰电流应注意布线时尽量减小分布电容,并降低电源内阻。同时,为了保证系统正常工作,必须保证电路接地的良好性。1072.电路外引线端的连接(1)正确辨别电路的电源端和接地端,不能接反。(2)各输入端不能直接与高于5.5V或低于-0.5V的低内阻电源连接。(3
5、)输出端应通过电阻与低内阻电源连接。(4)输出端接有较大容性负载时,应串入电阻。(5)除具有OC和三态结构的电路之外,不允许电路输出端并联使用1073.多余输入端的处理门电路的输入负载特性:在与非门电路输入端接入较大电阻(此处Ri>1.4kΩ),相当于在该输入端接入高电平。所以,TTL门电路输入端对地悬空,相当于接高电平。1TTL与门(与非门)的多余输入端可悬空处理,相当于接高电平输入2TTL门(或非门)的多余输入端不能悬空,应采取直接接地的办法3以上各门电路多余输入端也可以采取与其他输入端并联使用的办法1074与或非门存在多余“与”组,则多余“与”组中至少有一个输入端接“0”。要点四:
6、逻辑门习题1为什么说TTL与非门输入端在以下三种接法时,在逻辑上都属于输入为1?(1)输入端悬空;(2)输入端接高于2V的电源;(3)输入端接同类与非门的输出高电平3.6V。解:回答上述问题也可以有3种途径,即结合具体电路在所给条件下107分析其输入输出关系、利用电压传输特性或者利用与非门的主要参数进行分析。(1)输入端悬空:输入端悬空可以看作是输入端所接电阻R无穷大,由输入负载特性得输入端电压1.4V,此时UB1=2.1V,T2、T3饱和导通,由与非门的逻辑功能知只有输入全部为高电平时,T2、T3饱和导通,所以输入为1。(2)由TTL与非门的电压传输特性可见:当输入端接高于2V的电源或
7、者接同类与非门的输出高电压3.6V时,输出低电平即逻辑0,此时107输入一定是逻辑1。(3)输入端通过10kΩ电阻接地时,UR=3.1V。由TTL与非门的主要技术参数可知:UIH(min)=2V,可见UR>UIH(min),所以输入为高电平,即逻辑1。1072指出图2中各门电路的输出是什么状态(高电平、低电平或高阻态)。假定它们都是T1000系列的TTL门电路。107图2解:在图a中,三个输入端都相当于高电平,即逻辑1,由与非门的功
此文档下载收益归作者所有