欢迎来到天天文库
浏览记录
ID:18763966
大小:278.00 KB
页数:18页
时间:2018-09-22
《2016-2020年中国影视产业发展前景预测与投资策略规划分析报告(目录)》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库。
1、YibinUniversityEDA技术及应用期末设计报告题目:单片机总线接口电路的设计专业:电子信息科学与技术 2013年12月19日摘要:单片机具有性价比高,功能灵活,易于人机交换和良好的数据处理能力等特点;FPGA具有高速,高可靠以及开发方便快捷规范等特点,以此两类器件相结合的电路结构在许多高性能仪器仪表和电子产品中被广泛运用。在目前的单片机与FPGA的接口电路实际设计中,重要的角色之一就是并串转换电路,并且在很多其它设计中是必不可少的,尤其是在数据量庞大的设计中,如果前级电路和后级电路直接通过并行传输数据,那
2、么数据有多少位就得有多少根通信线,这必将导致通信的准确度的降低和通信成本的增加,当距离较长时这种方式更是不可采用的。这次设计是基于FPGA设计的51单片机与外围电路通信的并串转换电路,该转换电路在接到51单片发出的访问外部RAM的时序时,自动接受并行数据,接受完毕后自动串行发送数据,并且产生输出时钟,提供给后级电路使用。该电路可以完成51单片机与串口外围电路的通信,扩展了51单片机的I/O端口,使得单片机可以带更多的负载。关键字:(1)并串转换(2)FPGA(3)VHDL(4)状态机(5)单片机目录摘要-------
3、-----------------------------------------------------------------2关键字---------------------------------------------------------------------2设计概述------------------------------------------------------------------4总的系统框图---------------------------------------------
4、---------------4设计思路------------------------------------------------------------------5方案论证------------------------------------------------------------------5设计程序------------------------------------------------------------------6设计仿真图---------------------------
5、-----------------------------------16仿真分析-----------------------------------------------------------------17参考文献------------------------------------------------------------------17设计概述:本次设计用FPGA设计一个并串转换电路,完成的功能是让51单片机可以和串行外设通信,51单片机可以用访问外部RAM的时序去访问该接口电路。在51单片机发
6、出访问时序时,FPGA响应51单片机,接受数据并锁存,然后自动串行发送。具体过程是当ALE有效时,P0口送出地址低八位地址(01),P2口送出高八位地址(FA),FPGA接收地址并锁存;当WR有效时,P0送出8位数据,如果FPGA锁存的地址是FA01,则此时FPAG将锁存8位数据。在整个接受过程中,FPGA不能发送数据,输出数据和时钟都拉为低电平。FPGA在接受完数据后将自动启动串行发送,每发送一位数据都发出一个周期的的输出时钟,作为后级电路的串行输入时钟。当数据发送完后,将数据发送结束标志拉高两个周期的高电平。在整
7、个发送期间,不能接受数据,只有发送结束后才可以接受新的数据,并自动发送。总的系统框图:8051FPGA单P0add_lowQout片P2add_highCLKout机WRwrsend_endALEale设计思路:次本设计采用了模块设计的思路,把整个设计分为三个部分,即接收部分、发送部分、控制部分。接收部分主要负责响应单片机,锁存数据;发送部分主要负责串行发送数据和产生时钟信号;控制部分主要负责控制接受和发送,当在接受时数据时,发送部分被控制在等待状态,输出被拉低,发送完毕后自动开始发送。当在发送数据时控制部分将接收部
8、分关闭,不予响应接收信号。方案论证:方案一:在一个设计实体中完成所用功能,发送和接收之间通过内部标志信号控制。这样做可以用一个程序完成设计,但是内部控制信号繁多,时序复杂,思维不易理清,所以不采用此方案。方案二:采用模块化设计思想,分为接收、发送部分,发送部分采用计数器实现自动发送。该方案采用模块设计思路,明显比方案一思路清晰,但是发送部分采用
此文档下载收益归作者所有