欢迎来到天天文库
浏览记录
ID:18720049
大小:70.05 KB
页数:6页
时间:2018-09-21
《《计算机组成与结构》练习题-网工》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库。
1、《计算机组成与结构》练习题一、填空题Ø计算机中的数字电路通常由组合逻辑电路和电路组成。Ø计算机中所有的信息都是以编码存储、加工和传送。Ø运算器通常包括和浮点运算器两种类型。Ø运算器的主要功能是进行。Ø运算器组成部件的核心是。Ø在定点二进制运算器中,加减法是采用进行运算的。Ø定点运算器的ALU通常可以完成对和数据的运算。Ø加法器采用并行进位的目的是。Ø计算机硬件能直接识别和运行的只能是程序。Ø指令由和操作数两部分组成。Ø操作码的位数决定。Ø教学计算机指令的操作码采用定长8位编码,则最多可以表示类指令。
2、Ø在实验机中,如果采用直接寻址,目标地址出现在指令中,指令的长度至少要个字。ØOUT80H是将的内容送到。Ø控制器的主要功能是向计算机其它部件提供信号。Ø下一条指令的地址存放在寄存器中。ØIR寄存器存储的是,AR寄存器存储的是,PC存储的是。Ø从存储器中读出的指令机器码存放在中。Ø执行跳转指令所完成的功能就是修改寄存器的内容。Ø任何指令周期的第一步必定是。Ø计算机中的存储器部件主要用来存放和。Ø在主存储器中读取数据时,要先将存储器的地址送入寄存器中。Ø采用三级结构的存储器系统是因为计算机对存储器有,
3、,三个方面的要求,一种存储器器件不能同时具备这三种特点。Ø三级存储器是由,,构成的。ØSRAM芯片的存储容量为4K*8bit,其地址线和数据线数目分别为。Ø动态存储器要刷新的原因是;和静态存储器相比,其优点是。Ø计算机中增加高速缓存的主要目的是;通常用存储器芯片实现。Ø某计算机的存储器系统由Cache和主存储器。某程序执行过程中访存1000次,其中访问Cache缺失(未命中)100次,则Cache的命中率是。Ø采用虚拟存储器的目的是。Ø计算机中的高速缓存和主存相比,其主要特点是。Ø读接口用到两个步骤
4、,其中第一个是。Ø计算机的总线由控制总线、和组成。Ø总线的基本特性是和。ØDMA传输方式中,直接在和之间进行数据传输二、简答题Ø计算机硬件系统由哪几个功能部件组成?它们之间是如何连接在一起的?ØCPU中有哪些主要寄存器?请简述这些寄存器的功能。Ø运算器、控制器的主要功能是什么?Ø简述定点运算器的主要组成。Ø某4个连续的主存单元中存储的数据依次为0xC4、0x45、0x00、0x00,请问这4个字节对应的IEEE754单精度浮点数是什么?为什么?Ø简述RISC和CISC计算机的特点。Ø指令由哪几部分组
5、成?指令操作码的组织方式有哪几种?各有什么特点?Ø操作数的来源、去向主要有哪几种类型?Ø在教学计算机中,DEC、SUB指令有何不同,SCI分别应取什么值?Ø简述控制转移指令JR、JMPA、CALA的功能。它们有什么区别?Ø请给出教学机中下列指令的实现方法:SUBDR,SR;ADDDR,SRØ控制器的主要功能是什么?Ø指令的执行步骤主要有哪些?Ø两种结构的控制器各自生成控制信号的方法有何不同?Ø节拍发生器的作用是什么?节拍分配应遵循的原则是什么?Ø存储器的主要性能指标是什么?Ø简述SRAM、DRAM的
6、特点,当前计算机系统中多选用DRAM芯片组成主存储器,为什么教学计算机使用SRAM组成主存储器?Ø程序运行局部性原理Ø简述存储器系统追求的目标与实现方法。Ø三级结构存储器的组成?各级主要解决什么问题?是根据程序运行的什么原理?Ø简述高速缓冲存储器的作用与实现。Ø计算机系统如何解决各种外围设备与CPU的连接?Ø为什么CPU与外设不能直接相连?输入输出接口的主要功能是什么?Ø什么是总线周期?Ø常用的输入输出方式有哪几种?各自的特点是什么?Ø简述程序直接控制方式的工作原理及特点。Ø采用中断传输的优点是什么
7、?Ø中断处理过程有哪几个主要阶段?三、计算题ØX=0.100011,Y=-0.111000,请写出X和Y的8位原、反、补码、负数补码表示,并使用双符号位补码加法计算两数的和、差,要求给出计算过程、结果用真值表示,并说明结果是否正确。四、综合题(分析、设计)Ø已知教学计算机的运算器Am2901执行操作的主要控制信号如表1所示,填写表2中不同操作的控制信号和A、B口地址取值。表1编码I8I7I6结果处理I5I4I3运算功能I2I1I0数据组合BQYRS000Q¬FFR+SAQ001FS-RAB010B¬
8、FAR-S0Q011B¬FFRÚS0B100B¬F/2Q¬Q/2FRÙS0A101B¬F/2FRÙSDA110B¬2FQ¬2QFRÅSDQ111B¬2FFRÅSD0表2操作I8I7I6I5I4I3I2I1I0A口B口1234H®R3R3+R6®R6R12®R10R0-R1®R1R1+1®R1R1ÙR12®R1R1取反R2/2®R32*R2®R3Ø按组合逻辑电路设计过程设计一个一位半/全加器,即对两个数据(以及低进位)进行相加,得到数据和以及高进位输出。Ø用教学计算机指
此文档下载收益归作者所有