光耦p521及外围电路分析

光耦p521及外围电路分析

ID:1864336

大小:115.00 KB

页数:2页

时间:2017-11-13

光耦p521及外围电路分析_第1页
光耦p521及外围电路分析_第2页
资源描述:

《光耦p521及外围电路分析》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、此原理图中使用了三个光耦集成芯片,P521,P521*2,P521*4。总共7个光耦内部电路图如下:P521的3脚接地,2脚与DI接口连接,测试DCS系统的DO反应时间一脚经过电阻R20,R18后与高电平连接(此处在PCB中没有连接)电阻R19起到上拉电阻的作用,使得2脚默认电平为高。电容作用未知。4脚与单片机相连,通过RD9电位的高低,判断是否接收到DI信号。P521*2外围电路如下图,1,3脚被拉高,2,4脚分别与单片机相连,单片机通过2,4脚给出时钟和数据信号,再通过5,7脚传给AD420。AD420的2脚可以提供高电平,电

2、阻A2,R都是上拉电阻。此光耦芯片应用在AI测试中,电路通过两个光耦来实现AD420的数字数据写入,进而转化为模拟电流输出,并最终接到本设备的AO接口上。P521*3外围电路如下图,RB1,RB2,RB3,RB4分别与单片机管脚连接,当按下DI测试按键后,RB1~RB4中的某一路信号电平变为低电平,则DO1~DO4中对应的一路线路导通,此时DCS系统接收到DI信号,此系统开始计时,直到测试鼠标按下,则计时停止。有四路DO通道,在测试时使用哪一路,如何选择?

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。