欢迎来到天天文库
浏览记录
ID:1853858
大小:668.00 KB
页数:49页
时间:2017-11-13
《第1章 对外围硬件的访问(eda技术)》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库。
1、EDA技术第六章对外围硬件的访问第一节LED一、电路结构共阴极4位LED数码管(点亮电平为高电平有效)循环点亮模式:依次点亮4个数码管,每次选通一位数码管,点亮持续一段时间后,选通下一位数码管,依次点亮一次后循环,实现循环点亮。二、VerilogHDL代码//-----------------------------------------------------------------------------------------------//Module:led//Filename:led.v/
2、/Author:WuBin//Date:Jul.25,2006//Version:1.0//Discription:Function:4LED/*注:1、pin6,8,9,12为位选择引角,低电平有效2、采用循环点亮方式*///-----------------------------------------------------------------------------------------------`timescale10ns/10ns`defineDELAY18'h3ffff//shi
3、ftevery5ms(时钟50MHz)`defineLED4//LED单元数量`defineDIGIT18'b01101011//u`defineDIGIT28'b11101011//o`defineDIGIT38'b01111010//y`defineDIGIT48'b11111111//8.//-----------------------------------------------------------------------------------------------//Module/
4、/-----------------------------------------------------------------------------------------------moduleled(reset,clock,led_active_in,//启动信号led_select_out,//选择当前点亮的LED单元led_data_out//当前点亮的LED所显示的内容);//-------------------------------------------------------
5、----------------------------------------//InterfaceDeclaration//-----------------------------------------------------------------------------------------------inputreset;inputclock;inputled_active_in;output[3:0]led_select_out;output[7:0]led_data_out;//--
6、---------------------------------------------------------------------------------------------//InterfaceDeclaration//-----------------------------------------------------------------------------------------------wirereset;wireclock;wireled_active_in;wire
7、[3:0]led_select_out;wire[7:0]led_data_out;//-----------------------------------------------------------------------------------------------//InternalDeclaration//--------------------------------------------------------------------------------------------
8、---reg[2:0]state;reg[2:0]cnt;//count4times(4LEDs)reg[17:0]DelayCnt;//显示delay5msreg[3:0]select;//显示位选择reg[7:0]data;//显示数据//-----------------------------------------------------------------------------------------------//Par
此文档下载收益归作者所有