欢迎来到天天文库
浏览记录
ID:17639159
大小:41.50 KB
页数:5页
时间:2018-09-04
《厚膜集成电路丝网印刷工艺技术》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库。
1、薄厚膜集成电路工艺 作者:韩鑫摘 要重点介绍了厚膜集成电路中的丝印技术及厚膜混合电路、薄膜中的物理气相淀积技术关键词 厚膜丝印 厚膜混合电路薄膜物理气相淀积 引言 厚膜技术与薄膜技术是电子封装中重要的工艺技术,厚膜技术使用网印与烧结方法,薄膜技术使用镀膜光刻、物理淀积等方法。薄膜电路的主要特点是:制造精度比较高,可实现小孔金属化,可方便的采用介质制造多层电路,厚膜电路是应电子小型产品化发展起来的应用比较广泛且体积小具有很大的发展潜力。随着技术的发展,厚膜混合集成电路使用范围日益扩大,逐渐在各个领域渗透。1、薄厚集成电路概述 薄厚集成电路大体上可分为两大类: 半导体集成
2、电路和混合集成电路,而混合集成电路又可分为两种,一种是薄膜混合集成电路,它是应用真空喷射法的薄膜技术制造。另一种是厚膜集成电路,是应用丝网印刷厚膜技术制造。所谓薄膜是指1 μm左右的膜层厚度,厚膜是指10~25 μm的膜层厚度,无论是薄膜还是厚膜都有各自的优点。 2、厚膜集成电路丝网印刷工艺 2.1陶瓷板 使用90%~96%的氧化铝陶瓷基板,是一种以氧化铝(Al2O3)为主体的材料,有较好的传导性、机械强度和耐高温性。制作厚膜时应注意陶瓷板的材质、尺寸、粗糙度、翘曲以及表面的缺陷与污染等,并在净化间进行超声波清洗。 2.2浆料 有导体浆料、电阻浆料和绝缘浆料3种
3、,浆料一般由贵金属和低熔点玻璃组成。制作浆料时要注意浆料的材质、粘度和膨胀系数等。印刷厚膜电路所使用的浆料,其成分有金、银、铂、钯等。上述金属粉末分散在有机树脂粘合剂中调成糊状,然后通过丝网印版印在陶瓷基板上。经高温烧制,有机树脂粘合剂被燃烧掉,剩下的几乎都是纯粹的贵金属,由于玻璃质的作用而密合在基板上。这层膜可作为厚膜线路、厚膜电阻、厚膜电容及半导体集成电路用的底层金属片。 (1)用银做导电材料其电阻是很低的,因此有时也使用银—钯、银的混合物做导电材料。 (2)为了在基板上形成电阻膜,所用的电阻材料主要是银、金、钯、属粉末。 (3)小型电容
4、器的导电体、电极等是由重叠印刷法制造出来的。电极材料以铂—金、钯—金、银等为主体组成。 42.3丝网印版的制作 (1)网框: 印刷厚膜电路的丝网网框多采用硬铝及铝合金,网框规格一般为100 mm×150 mm和150 mm×200 mm。网框形状通常为矩形。 (2)丝网: 印刷厚膜电路的丝网多采用不锈钢丝网或尼龙丝网。一般电路印刷200~300目丝网;多层布线或要求精度更高时,可采用300目以上的丝网。 (3)感光胶: 由于厚膜电路丝印要求得到较厚的墨膜(浆料膜),所以要求使用能将光膜涂至20~30 μm厚的感光胶,但显影后不得出现边缘缺陷。 2.4厚膜丝印 集成电路
5、的丝网印刷图像是微型的,要求印刷精度高,所以印刷机、印板、承印物(基板)、油墨等都需要高精度,印刷场所也一定要保持恒温,并清除尘埃。 刮板材料一般为聚胺脂橡胶或氟化橡胶,硬度为邵氏A70°~A80°。另外,选择刮板的形状及硬度时,应考虑电路板上欲印什么图案这个因素。一般情况下,刮板刃部为90°或60°,刮板角为70°~75°印刷厚膜集成电路的丝印机有半自动和全自动两类。半自动丝印机只有基板供给是用手工完成的,其它工序自动完成,如信息产业部电子第四十五研究所开发研制的WY-155型、WY-203型等精密丝网印刷机,具有印刷精度小于0.01 mm,刮板压力和印刷速度可以调节,真空工
6、作台x、y、θ三维精密调整,整机PLC控制等,各项指标均达到或超过国外同类设备技术水平,是国内厚膜集成电路生产厂家的首选设备。 2.5厚膜电路的印后加工 一般印刷厚膜电路板,首先进行导体印刷,再反复印刷电阻2~3次,有时根据情况可适当交叉进行玻璃涂层的印刷,在印刷后还要进行下述加工或处理。 摊平过程: 印刷后将印刷品放置5~7 min至网纹消失为止。 干燥处理: 用100 ℃左右的温度进行干燥。 烧制: 用约650~670 ℃的温度进行烧制。这一道工序非常重要,所以要随时调整炉温,保持适合浆料烧结的温度。 调整: 调整电阻值,一般采用向电路板喷砂或用激光调整电
7、阻体的方法进行调整。 包封: 对制成的内接元件起到保护作用。 2.6厚膜电阻器丝印制作工艺 厚膜印刷与一般丝网印刷相似,只是厚膜印刷的产品是厚膜电阻器、电容器等电路元件。厚膜电阻器的精度、电气稳定性和可焊性等技术指标,与厚膜丝印质量有关,墨膜厚度有微小变化,产品就不能使用。因此,厚膜电阻器膜厚的均匀性将直接影响产品的成品率。普通的厚膜电阻器是厚度约20 μm的立方体,如果控制其厚度一定,则可用长宽之比来决定该电阻器的电阻值。厚膜电阻器的长宽比以最大10∶1至最小1∶10,对
此文档下载收益归作者所有