数 字 电 路 基 础 数字实验课件

数 字 电 路 基 础 数字实验课件

ID:17035687

大小:984.50 KB

页数:67页

时间:2018-08-26

数 字 电 路 基 础  数字实验课件_第1页
数 字 电 路 基 础  数字实验课件_第2页
数 字 电 路 基 础  数字实验课件_第3页
数 字 电 路 基 础  数字实验课件_第4页
数 字 电 路 基 础  数字实验课件_第5页
资源描述:

《数 字 电 路 基 础 数字实验课件》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、数字电路基础实验一认识实验一、实验目的1、掌握双踪示波器和方波发生器的使用方法。2、掌握脉冲波形的测量。3、分析RC微分、积分电路输出波形与时间常数输入方波频率关系。要点:必须正确使用方波发生器。难点:利用示波器观察到正确的微积分波形。复习与重点二、实验设备万用表 示波器 方波发生器RC电路板实验原理数字信号的特点数字信号在时间上和数值上均是离散的。数字信号在电路中常表现为突变的电压或电流。图1.1.1典型的数字信号有两种逻辑体制:正逻辑体制规定:高电平为逻辑1,低电平为逻辑0。负逻辑体制规定:低电平为逻辑1,高电平为逻辑0。如果采用正逻辑,图1.1.1所

2、示的数字电压信号就成为下图所示逻辑信号。正逻辑与负逻辑数字信号是一种二值信号,用两个电平(高电平和低电平)分别来表示两个逻辑值(逻辑1和逻辑0)。数字信号的主要参数一个理想的周期性数字信号,可用以下几个参数来描绘:Vm——信号幅度。T——信号的重复周期。tW——脉冲宽度。q——占空比。其定义为:下图所示为三个周期相同(T=20ms),但幅度、脉冲宽度及占空比各不相同的数字信号。三、实验内容及步骤实验操作按图接好线输入端接入方波信号,记录此时的幅度和周期。用示波器观察对应此波形下输出波形的幅度与周期。用万用表测量可便电阻的阻值。计算RC电路的时间常数列表记录

3、各物理量及波形关系。(积分自己完成)观察波形填表积分微分输入输入输出输出RRCC实验小结1.数字信号在时间上和数值上均是离散的。2.数字电路中用高电平和低电平分别来表示逻辑1和逻辑0,它和二进制数中的0和1正好对应。因此,数字系统中常用二进制数来表示数据。3.常用BCD码有8421码、242l码、542l码、余3码等,其中842l码使用最广泛。4.在数字电路中,半导体二极管、三极管一般都工作在开关状态,即工作于导通(饱和)和截止两个对立的状态,来表示逻辑1和逻辑0。影响它们开关特性的主要因素是管子内部电荷存储和消散的时间。5.逻辑运算中的三种基本运算是与、

4、或、非运算。6.描述逻辑关系的函数称为逻辑函。逻辑函数中的变量和函数值都只能取0或1两个值。7.常用的逻辑函数表示方法有真值表、函数表达式、逻辑图等,它们之间可以任意地相互转换。实验2集成逻辑门电路一、实验目的1.熟悉集成集成逻辑门电路逻辑的功能及应用。2.掌握集成电路的应用及测试方法。二、实验设备1、逻辑教学仪2、集成电路74LS00,74LS86,74S64三、实验内容及步骤1、74LS20引脚图连线原理图输入输出DCBAY0000100011001010110111110多余输入端的处理与非门多余输入端的处理或非门多余输入端的处理表二输入端及其状态输

5、出ABCDJKEFGHI1111000000011110100000000011000000000110000000010000000000110000002、74S64引脚图11068537249GND12Vcc1413111A1B1Y2A2B2Y3Y3A3B4Y4A4B&&&&74LS00引脚排列图3、74LS00引脚图测试电路逻辑功能输入输出BAZ00011011输入输出BA预习ZZ00011011四、实验报告1.画出实验电路,作出实测功能表。2.整理数据,写出实验报告。3。预习组合电路实验。实验3组合电路实验一、实验目的1.熟悉集成集成电路分析方法

6、。2.验证半加器和全加器的逻辑功能。二、实验设备1、逻辑教学仪2、集成电路74LS00,74LS86,74S64三、实验内容及步骤1、74LS00引脚图11068537249GND12Vcc1413111A1B1Y2A2B2Y3Y3A3B4Y4A4B&&&&74LS00引脚排列图2、完成半加器测试填表加法器加法器的基本概念及工作原理加法器——实现两个二进制数的加法运算1.半加器——只能进行本位加数、被加数的加法运算而不考虑低位进位。列出半加器的真值表:画出逻辑电路图。由真值表直接写出表达式:如果想用与非门组成半加器,则将上式用代数法变换成与非形式:由此画出

7、用与非门组成的半加器。2.全加器——能同时进行本位数和相邻低位的进位信号的加法运算。由真值表直接写出逻辑表达式,再经代数法化简和转换得:根据逻辑表达式画出全加器的逻辑电路图:实验小结1.常用的中规模组合逻辑器件包括编码器、译码器、数据选择器、数值比较器、加法器等。2.上述组合逻辑器件除了具有其基本功能外,还可用来设计组合逻辑电路。应用中规模组合逻辑器件进行组合逻辑电路设计的一般原则是:使用MSI芯片的个数和品种型号最少,芯片之间的连线最少3.用MSI芯片设计组合逻辑电路最简单和最常用的方法是,用数据选择器设计多输入、单输出的逻辑函数;用二进制译码器设计多输

8、入、多输出的逻辑函数。表3-1输入输出ABZY000110113、

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。