数字电子钟设计课程设计报告宋扬

数字电子钟设计课程设计报告宋扬

ID:17005096

大小:269.00 KB

页数:14页

时间:2018-08-26

数字电子钟设计课程设计报告宋扬_第1页
数字电子钟设计课程设计报告宋扬_第2页
数字电子钟设计课程设计报告宋扬_第3页
数字电子钟设计课程设计报告宋扬_第4页
数字电子钟设计课程设计报告宋扬_第5页
资源描述:

《数字电子钟设计课程设计报告宋扬》由会员上传分享,免费在线阅读,更多相关内容在工程资料-天天文库

1、电子钟设计13数字电子系统设计报告题目名称:数字式竞赛抢答器姓名:宋扬学号:20130407101028班级:13电子信息工程指导教师:郭红俊20currencydeposit,weprescribeapassonaregularbasis,qilucardaccountonaregularbasis),certificatebondsandsavingsbonds(electronic);3.notdrawnonabanksavingscertificate,certificatebondsapplyformortgageloans,acceptingo

2、nlythelender电子钟设计13邯郸学院信息工程学院2014年12月20currencydeposit,weprescribeapassonaregularbasis,qilucardaccountonaregularbasis),certificatebondsandsavingsbonds(electronic);3.notdrawnonabanksavingscertificate,certificatebondsapplyformortgageloans,acceptingonlythelender电子钟设计13一、摘要数字钟是一种用数字显示

3、秒、分、时的计时装置,与传统的机械钟相比,它具有走时准确、显示直观、无机械传动装置等优点,因而得到了广泛的应用:小到人们日常生活中的电子手表,大到车站、码头、机场等公共场所的大型数显电子钟。多功能数字钟由以下几部分组成:555定时器组成的多谐振荡器构成秒脉冲发生器;校正电路;六十进制的秒、分计数器和十二进制的时计数器;秒、分、时的数码显示部分;报时电路等。具体要求如下:钟是一种用数字电路技术实现时、分、秒计时的装置。通过数字钟的制作进一步了解中小规模集成电路。二、设计内容及要求(1)功能设计一个具有计时、显示“时、分、秒”和校时功能的数字电子钟。①显示时、

4、分、秒;②具有校时功能,可以分别对时及分进行单独校时,使其校正到标准时间;③计时过程具有报时功能,当时间到达整点前10秒进行蜂鸣报时;④为了保证计时的稳定及准确须由晶体振荡器提供表针时间基准信号。(2)设计要求①画出电路原理图(或仿真电路图);②元器件及参数选择;③电路仿真与调试;(3)编写设计报告写出设计与制作的全过程,附上有关资料和图纸,有心得体会。三、重要器件概述各器件的逻辑框图、逻辑符号、逻辑功能表、内部原理图及逻辑功能分别如下:1.74LS04仔细观察一下三极管组成的开关电路即可发现,当输入为高电平时输出等于低电平,而输入为低电平时输出等于高电平

5、。因此输出与输入的电平之间是反向关系,它实际上就是一个非门。(亦称反向器)。所用芯片74LS04是一个有六个反相器的芯片,其逻辑框图如下图所示:20currencydeposit,weprescribeapassonaregularbasis,qilucardaccountonaregularbasis),certificatebondsandsavingsbonds(electronic);3.notdrawnonabanksavingscertificate,certificatebondsapplyformortgageloans,accepting

6、onlythelender电子钟设计13图一、芯片74LS04管脚图2.74LS0074系列与非门的电线电缆与三极管组成的TTL反相器的典型电路的区别在于输入端改成了夺发射极三极管。所用芯片74LS00,其逻辑框图如下图所示:图二、芯片74LS00逻辑框图逻辑符号图:图三、芯片74LS00逻辑符号逻辑功能表如下图:20currencydeposit,weprescribeapassonaregularbasis,qilucardaccountonaregularbasis),certificatebondsandsavingsbonds(electroni

7、c);3.notdrawnonabanksavingscertificate,certificatebondsapplyformortgageloans,acceptingonlythelender电子钟设计13表一74LS00逻辑功能表3、石英晶体4.74LS16074LS160为十进制同步加法计数器逻辑框图如图:图七、74LS160逻辑框图图八、74LS160逻辑符号逻辑功能描述如下:74LS160中LD为预置数控制端,D0-D3为数据输入端,C为进位输出端,RD为异步置零端,Q0-Q3位数据输出端,EP和ET为工作状态控制端。当RC=0时所有触发器将

8、同时被置零,而且置零操作不受其他输入端状态的影响。当RC=1、LD

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。