欢迎来到天天文库
浏览记录
ID:16059893
大小:382.50 KB
页数:8页
时间:2018-08-07
《综合性实验报告格式打印一份》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库。
1、重庆交通大学信息科学与工程学院综合性实验报告姓名:张早学号10200301班级:电子信息工程专业10级3班实验项目名称:电子秒表实验项目性质:设计性实验实验所属课程:数字电子技术基础实验室(中心):基础实验楼指导教师:李艾星实验完成时间:2011年12月1日教师评阅意见:签名:年月日实验成绩:一、实验目的1.熟悉计数器的工作原理及特点。2.学习设计进制加法计数器的方法。3.掌握电子秒表的设计方法。二、实验内容及要求设计一个数字电路,能用七段数码显示管显示0秒到59秒之间的时刻。1.自己设计,并在实验中验证。2.完成实验报告,附上电路图及仿真结果。3.总结数
2、字电路设计的一般方法,掌握常见的数字电路设计的软件。三、实验原理设计方案有多种,而我采用的是预置数的方法。因为一片十进制计数器74160可构成二进制到十进制之间的任意进制的计数器。利用两片74160,就可以构成从二进制到一百进制之间的任意进制的计数器。根据本题的要求,所以需要选用两片74160.。由十进制计数器74160(同74161)的功能表,如表(1)表(1)CLKRD'(LD)'EPET工作状态X↑XX↑01111X0111XX0X1XX101置零预置数保持保持(但C=0)计数当异步清零端RD'=1,使能端EP=ET=1.同步预置数控制端(LD)'=
3、0时,电路工作在同步预置数状态。四、实验仪器、材料1.数字逻辑电路实验箱1片2.74LS00四输入与非门1片3.74LS1602片五、实验过程及原始记录(含原理图及必要的计算)实验原理图如下:按原理图设计在pruteus软件中仿真,仿真效果部分截图如下:由于实验室中没有74160,所以本实验实物图连接部分是有7490代替,经老师检查通过。第一片74160为十进制,第二片74160采用预置数法构成为六进制计数器。当十进制计数器74160从0000开始顺序计数到0101时,译码产生一个低电平0信号,使预置数控制端(LD)’=0,等下一个CP脉冲触发后,送入预置
4、数据D3D2D1D0=0000,使Q3Q2Q1Q0=0101,电路开始从0000.,0001,0010,0011,0100到0101顺序循环计数,电路有0~5共6个有效循环状态。此时给十进制计数器一个脉冲,即计入的脉冲总数为5*10+9=59时,译码产生一个低电平0信号,使两片芯片预置数控制端(LD)’=0。使电路从0开始到59顺序循环,电路共有60个有效循环状态,所以两片同步十进制计数芯片74160组成为一个60进制的计数器。六、实验结果及分析pruteus软件中仿真,仿真成功,能实现从0到59的数字计数。通过试验箱连接,数码管也能正常显示计数状态,并循
5、环。成功完成60秒电子秒表设计。数字电路的一般设计方法:1.逻辑抽象,建立原始状态转换图(或状态转换表)。2.状态化简,建立最简状态图。3.状态分配。4.电路组成计数器+组合电路。电路状态转换表如下:计数顺序电路状态输出C十位(2)个位(1)Q3Q2Q1Q0Q3Q2Q1Q001234...5556575859600000000000000001000000100000001100000100........................01010101010101100101011101011000010110010000000000000...0000
6、10七、实验体会此次试验为自己独立完成,经过电路的设计,到试验的仿真,最后到试验的验证都使自己从中学到很多知识,及其熟练掌握了74160芯片的功能及其运用。此次实验的设计让我对数字电路产生了浓厚的兴趣,无论是做原理图,还是验证,每一个过程都能牵动我的思想,尤其是对电子秒表的设计有着浓厚的好奇心。再次接触接触Multisim这个仿真软件,还是有些老朋友见面的感觉,这个软件是我做原理测试的好助手。接下来就是验证,由于有些线路繁杂,出了些许错误,当经过多次连线后,验证设计正确,最后通过老师的指导与检查成功完成了实验。这次的设计所有的过程充满了担忧、顾虑、思考、兴
7、奋,比自己先前做其他验证实验更具有趣味与实在性。通过此次试验,我对数字电路更有兴趣了。
此文档下载收益归作者所有