嵌入式系统设计题库

嵌入式系统设计题库

ID:15511843

大小:115.51 KB

页数:64页

时间:2018-08-03

嵌入式系统设计题库_第1页
嵌入式系统设计题库_第2页
嵌入式系统设计题库_第3页
嵌入式系统设计题库_第4页
嵌入式系统设计题库_第5页
资源描述:

《嵌入式系统设计题库》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、注意:考试时,每个人的题都不一样,大概一共30(选择题、填空题两种)个题,约一个小时的时间,题的数据、答案排列顺序会发生改变,切忌不能死记答案,不然会留下遗憾。一、单项选择题(在备选答案中只有一个是正确的,将它选出填入空格中,每小题1分,共20分)1、在CPU和物理内存之间进行地址转换时,(B)将地址从虚拟(逻辑)地址空间映射到物理地址空间。A.TCBB.MMUC.CACHED.DMA2、进程有三种状态:(C)。A.准备态、执行态和退出态B.精确态、模糊态和随机态C.运行态、就绪态和等待态D.手工态、自动态和自由态3、以下叙述中正确的是(C)。A.宿主机与目标

2、机之间只需要建立逻辑连接即可B.在嵌入式系统中,调试器与被调试程序一般位于同一台机器上C.在嵌入式系统开发中,通常采用的是交叉编译器D.宿主机与目标机之间的通信方式只有串口和并口两种4、中断向量是指(C)。A.中断断点的地址B.中断向量表起始地址C.中断处理程序入口地址D.中断返回地址5、在微型计算机中,采用中断方式的优点之一是(C)。A.简单且容易实现B.CPU可以不工作C.可实时响应突发事件D.传送速度最快6、在ARM处理器中,(A)寄存器包括全局的中断禁止位,控制中断禁止位就可以打开或者关闭中断。A.CPSRB.SPSRC.PCD.IR7、嵌入式系统的三

3、要素下面哪一个不是:(B)。A、嵌入B、存储器C、专用D、计算机8、若R1=2000H,(2000H)=0x28,(2008H)=0x87,则执行指令LDRR0,[R1,#8]!后R0的值为()。A、0x2000B、0x28C、0x2008D、0x879、μCOS-II操作系统属于(B)。A、顺序执行系统B、占先式实时操作系统C、非占先式实时操作系统D、分时操作系统10、ARM寄存器组有(C)个状态寄存器。A、7B、32C、6D、3711、C++源程序文件的默认扩展名为(A)。A、cppB、exeC、objD、lik12、与十进制数254等值的二进制数是(A)

4、。A、11111110B、11101111C、11111011D、1110111013、整流电路是利用二极管的(A)特性。A、单向导电B、稳压C、保护D、降压14、若某数x的真值为–0.1010,在计算机中该数表示为1.0110,则该数所用的编码为(B)。A、原码  B、补码  C、反码  D、移码解释:0.1011为正数,补码与原码真值一致。仍为0.1011。-0.0101为负数,补码为1.1011。负数补码求法:一种简单的方式,符号位保持1不变,数值位从右边数第一个1及其右边的0保持不变,左边安位取反。另外一种方法,数值位按位取反,末位加1,符号位保持不变

5、。-0.1101(二进制)的补码是多少?请写出详细过程。负数,所以标志位是1补码是原码取反再末位加一即0.0010+1=0.0011最后,补码是——1.001115、在下列ARM处理器的各种模式中,(D)模式有自己独立的R8-R14寄存器。A、系统模式(System)B、终止模式(Abort)C、中断模式(IRQ)D、快中断模式(FIQ)16、(B)不是进程和程序的区别。A、程序是一组有序的静态指令,进程是一次程序的执行过程B、程序只能在前台运行,而进程可以在前台或后台运行C、程序可以长期保存,进程是暂时的D、程序没有状态,而进程是有状态的17、NFS是(C)

6、系统。A、文件B磁盘C、网络文件D、操作18、32位体系结构的ARM处理器有_____种不同的处理器工作模式。(C)A、5B、6C、7D、819.(C)是专门用于信号处理方面的处理器,其在系统结构和指令算法方面进行了特殊设计,使其适合于执行DSP算法,编译效率较高,指令执行速度也较高。在数字滤波、FFT、谱分析等各种仪器上DSP获得了大规模的应用。A.微处理器(MicroprocessorUnit,MPU)B.微控制器(MicrocontrollerUnit,MCU)C.嵌入式DSP(EmbeddedDigitalSignalProcessor,EDSP)D.

7、片上系统(SystemOnChip,SoC)E.多核微处理器20.ARM(AdvancedRISCMachines)既可以认为是一个公司的名字,也可以认为是对一种微处理器体系结构的通称。1990年11月ARM公司成立于英国剑桥,设计了大量高性能、廉价、耗能低的(A)处理器。A.RISCB.CISC21.在计算机体系结构中,(C)表示每条计算机指令执行所需的时钟周期。A.时钟周期(节拍)B.机器周期C.CPID.总线周期22.Cache结构中,数据和指令都放在同一个Cache中,称为(A)。A.普林斯顿结构B.哈佛结构23.(B)使得几个指令可以并行执行。A.超

8、标量(Superscalar)执行B.

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。