低功耗10位100 mhz流水线ad转换器设计

低功耗10位100 mhz流水线ad转换器设计

ID:15323491

大小:285.50 KB

页数:14页

时间:2018-08-02

低功耗10位100 mhz流水线ad转换器设计_第1页
低功耗10位100 mhz流水线ad转换器设计_第2页
低功耗10位100 mhz流水线ad转换器设计_第3页
低功耗10位100 mhz流水线ad转换器设计_第4页
低功耗10位100 mhz流水线ad转换器设计_第5页
资源描述:

《低功耗10位100 mhz流水线ad转换器设计》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库

1、低功耗10位100MHz流水线AD转换器设计时间:2010-11-1609:07:50来源:现代电子技术作者:贺炜西安邮电学院摘要:介绍了一个10位100MHz,1.8V的流水线结构模/数转换器(ADC),该ADC运用相邻级运算放大器共享技术和逐级电容缩减技术,可以大大减小芯片的功耗和面积。电路采用级联1个高性能前置采样保持单元和4个运放共享的1.5位/级MDAC,并采用栅压自举开关和动态比较器来缩减功耗。结果显示,在输入频率达到奈奎斯特频率范围内,整个ADC的有效位数始终高于9位。电路使用TSMCO.18μm1P6

2、MCMOS工艺,在100MHz的采样频率下,功耗仅为45mW。关键词:流模/数转换器;运放共享;栅压自举开关;动态比较器O引言   在混合信号集成电路系统中,模/数转换器(ADC)是一个关键的模块。许多现代应用,如数字便携设备、视频处理及无线通信等,都要求具有高采样率、低功耗的模/数转换器。同时,由于许多模/数转换器被使用在电池供电的便携式设备中,降低其功耗就变得越加重要。对于10b,1MSPS以上的ADC系统而言,流水线结构是一种合适的设计方案。在此阐述了能够满足10位精度、100MHz采样率的流水线结构ADC,并

3、且运用了相邻两级共用一个运放的运放共享技术和逐级电容缩减技术来减小功耗和面积。该模/数转换器中采用了低功耗增益提高运算放大器和动态比较器等元件,也更好的降低了功耗。1ADC电路结构   1.5位/级结构的ADC具有许多优点,首先每级多产生一位冗余位来进行数字冗余修正,大大减小比较器失调造成的影响。其次较小的单级分辨率可以获得较高的速度。1.5位/级结构的单级闭环增益为2,开关电容电路可以具有较小的负载电容和反馈因子,因此每级可以获得较大的带宽。所以本电路采用1.5位/级级联的结构。   图1为本文所采用的流水线ADC

4、结构,采用了每级1.5位流水线级级联。最前端是一个高性能采样保持电路,虽然采样保持电路需要消耗大量的功耗,但它能够较好地减小由于MDAC和子ADC之间的采样信号失配造成的孔径误差,可以使得电路性能得到较大提高。依次级联8个相同的1.5位/级结构MDAC,最后一级是一个2位的FLASHADC。所得到的18位数字输出依次经过时间对齐电路和数字校正电路,经过数字校正后得到所需要的10位数字输出。   如图1所示,电路采用相邻级运算放大器共享技术,后面的8个MDAC仅需要4个运算放大器。为了更好地降低功耗,电路使用了逐级电容

5、缩减技术。电路中的Stage1&2和Stage3&4采用了相同的运算放大器,Stage5&6和Stage7&8进行了缩减,缩减因子为0.7。1.1采样保持电路结构   图2为电容翻转型采样保持电路的结构图。相对于电荷转移型的采保电路,这种结构具有较大地反馈系数和较少的电容,使得电路具有实现面积小,噪声低,功耗低,保持相建立时间短等优点,因而更适合于高速的流水线ADC。   该电路工作在采样和保持2个阶段:采样阶段,clkl,clkl_p,clkl_pp为高电平,clk2为低电平,此时输入信号存储在电容上,clkl_P

6、P先于clkl_p和clkl截止,clkl_p先于clkl,采用2个提前截至的时钟波形是为了减小图中采样开关的沟道电荷注入的影响。保持阶段,clkl,clkl_p,clkl_PP为低电平,clk2为高电平,存储于采样电容的电荷传输至采样保持电路的输出并驱动下级负载。该电路的闭环增益为1。   由于开关的开关电阻和电荷注入会对电路产生巨大的影响,图2中的输入采样开关采用了栅压自举开关,这样可以较大的避免与输入信号相关的电荷的注入。1.2运放共享技术   根据流水线ADC工作的原理,从时序上来看,单个的MDAC中的运放只

7、有在保持相处于放大状态。而且前一级的保持与后一级的采样同时进行,整个ADC在全同步时钟控制下运行。在采样相时,运放处于失调消除状态,对电路不能产生任何作用,但同时运放仍要消耗大量的静态功耗。所以采用运放共用技术很明显能够减少一半的运放,减小大量的功耗。   图3为运算放大器共用技术的原理图。相对于普通结构MDAC的流水线ADC,该改进结构的ADC两级共用一个运放。在时钟相clkl时,n级采样余量信号为Vres(n-1),n+1级利用运放处于保持状态。但当下一个相位时,n级利用同一个运放进入保持状态,而n+1级则采样为

8、Vres(n),也就是n级的余量输出。图3中只给出了单端结构,实际的电路一般都为全差分结构。   但是,运放共用技术存在2个缺点:一是该技术需引入新的开关,进而引入了串联电阻,该串联电阻与运算放大器的输入电容结合,影响了增益级的建立时间。在高采样频率情况下,通常通过增大开关的宽长比来减小串联电阻,但是增加了开关引入的非线形和失调即沟道电荷注入、

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。