计数器 实验报告

计数器 实验报告

ID:15288891

大小:139.00 KB

页数:6页

时间:2018-08-02

计数器   实验报告_第1页
计数器   实验报告_第2页
计数器   实验报告_第3页
计数器   实验报告_第4页
计数器   实验报告_第5页
资源描述:

《计数器 实验报告》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、实验报告实验中心实验教学中心专业年级2010级测控技术与仪器实验课程数字电路实验姓名实验名称计数器的设计学号提交日期2012.6.2成绩一、实验目的1.掌握计数器的逻辑功能和应用方法。2.掌握应用QuartusII软件完成数字系统自动化设计的基本方法与流程。二、实验设备GW48系列SOPC/EDA实验开发系统实验箱一台计算机一台三、实验原理1.(一)设计输入1)图形输入:原理图输入、状态图输入、波形图输入2)HDL文本输入:将使用了某种硬件描述语言(HDL)的电路设计文本,如VHDL或Verilog的源程序,进行编辑输入。硬件描述语言硬件描述语言VHDL和Ve

2、rilogHDL在现在EDA设计中使用最多,也拥有几乎所有的主流EDA工具的支持。VHDL在电子设计领域得到了广泛应用。能将以VHDL语言描述数字系统的程序“翻译”成数字电路结构图文件的软件工具为VHDL综合器。(二)适配(三)时序仿真与功能仿真(四)编程下载(五)硬件测试四、实验内容1、在实验系统上实现由74LS161和门电路构成的12进制加法计数器。2、基于一般模型的十进制计数器设计,CNT10的程序如下:3、基于LPM(参数可设置模型库)的计数器设计。四、实验结果1.由74LS161和门电路构成的12进制加法计数器。(1).逻辑电路图(反馈置数法)(2)

3、.编译结果图(3).输入时候的波形仿真图(4).运行后的波形仿真图,Timing仿真情况图3-5Timing波形仿真图(5).引脚锁定图(6).程序下载2、基于一般模型的十进制计数器设计(1).逻辑电路图(2).编译结果图(3).输入时候的波形仿真图(4).运行后的波形仿真图,Timing仿真情况(5).引脚锁定图(6).程序下载3、基于LPM(参数可设置模型库)的计数器设计。(1).逻辑电路图(2).编译结果图(3).输入时候的波形仿真图(4).运行后的波形仿真图,Timing仿真情况五、实验小结1.掌握计数器的逻辑功能和应用方法,还有应用QuartusII

4、软件完成数字系统自动化设计的基本方法与流程。2.明白了能把书本上学到的知识实践出来,是很大的进步,进一步巩固了自己所学的知识。3.还有最重要的一点就是,通过本次试验让我熟悉了应用QuartusⅡ软件完成数字系统自动化设计的基本方法与完整流程。这对今后更进一步的深入学习有很大的作用。

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。