电子跑秒表的设计

电子跑秒表的设计

ID:15131334

大小:235.50 KB

页数:15页

时间:2018-08-01

电子跑秒表的设计_第1页
电子跑秒表的设计_第2页
电子跑秒表的设计_第3页
电子跑秒表的设计_第4页
电子跑秒表的设计_第5页
资源描述:

《电子跑秒表的设计》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库

1、武汉理工大学《专业课程设计3(微处理器与微控制器应用)》课程设计说明书目录1设计要求..……………………………………………………..12设计方案及实现……………………………………………….12.1系统功能分析…………………………………………….....12.2功能实现方案……………………………………………….13使用的元件及功能…………………………………………….33.189c51引脚图与功能说明…………………………………..33.2LED数码管…………………………………………………64实现电路图及调试……………………………………

2、………64.1实现电路图………………………………………………….64.2调试及问题解决……………………………………………74.3仿真结果……………………………………………………75心得体会……………………………………………………….86参考文献………………………………………………………97附录……………………………………………………………914武汉理工大学《专业课程设计3(微处理器与微控制器应用)》课程设计说明书电子跑秒表的设计内容提要:本次课程设计通过电子秒表的设计与制作,学到了单片机最小系统的概念与设计,对单片机调用、定时等功

3、能模块有了进一步的了解,并利用这个设计对单片机的编程方法有了一定程度的深入了解,并对51单片机有了深入的了解。关键字:89c51单片机、键控、中断、数码管显示1设计要求以89s51单片机为核心芯片,设计一个模拟电子跑秒表,要求如下:A、利用LED显示秒表的计时过程;B、可以对秒表进行初始时间设置;C、可以调整秒表的时间。2设计方案及实现2.1系统功能分析本次课设设计电路通过以下四个按键实现要求功能:Start键实现秒表的启动计时;Stop实现秒表的清零;Pause键实现计时的停止;Set键实现对秒表的时间预置。同时以上各键按下后能

4、在数码管上清晰显示时间的改变,以供使用者操作以及测试。2.2功能实现方案由系统的功能分析可以得到,功能的实现是通过对按键的控制得到,在源代码的编写中则可以通过对各个按键的调用实现键控功能,同时显示在数码管上。14武汉理工大学《专业课程设计3(微处理器与微控制器应用)》课程设计说明书设计语言采用汇编语言,通过对按键的判断(JNB语句)以及调用(DISP,INC等),完成键控数码管显示。实现方案流程图如下所示:开始定时器计数器2初始化显示缓冲区初始化开中断按键扫描是否有按键输入?判断是否为start键判断是否为stop键判断是否为se

5、t键判断是否为pause键定时计数器中断清零暂停计时查看数据预置时间显示显示YYYYNNNN图1程序流程图14武汉理工大学《专业课程设计3(微处理器与微控制器应用)》课程设计说明书3使用的元件及功能3.189c51引脚图与功能说明AT89c51是一个40引脚的芯片,其中继承了运算器、控制器、存储器,是一个高度集成的芯片,可将编写编译后的程序载入到芯片中,进而实现能够达到要求的功能。其管脚图如下:图289c51管脚图管脚说明:VCC:供电电压。GND:接地。P0口:P0口为一个8位漏级开路双向I/O口,每脚可吸收8TTL门电流。当P

6、1口的管脚第一次写1时,被定义为高阻输入。P0能够用于外部程序数据存储器,它可以被定义为数据/地址的第八位。在FIASH编程时,P014武汉理工大学《专业课程设计3(微处理器与微控制器应用)》课程设计说明书口作为原码输入口,当FIASH进行校验时,P0输出原码,此时P0外部必须被拉高。P1口:P1口是一个内部提供上拉电阻的8位双向I/O口,P1口缓冲器能接收输出4TTL门电流。P1口管脚写入1后,被内部上拉为高,可用作输入,P1口被外部下拉为低电平时,将输出电流,这是由于内部上拉的缘故。在FLASH编程和校验时,P1口作为第八位地

7、址接收。P2口:P2口为一个内部上拉电阻的8位双向I/O口,P2口缓冲器可接收,输出4个TTL门电流,当P2口被写“1”时,其管脚被内部上拉电阻拉高,且作为输入。并因此作为输入时,P2口的管脚被外部拉低,将输出电流。这是由于内部上拉的缘故。P2口当用于外部程序存储器或16位地址外部数据存储器进行存取时,P2口输出地址的高八位。在给出地址“1”时,它利用内部上拉优势,当对外部八位地址数据存储器进行读写时,P2口输出其特殊功能寄存器的内容。P2口在FLASH编程和校验时接收高八位地址信号和控制信号。P3口:P3口管脚是8个带内部上拉电

8、阻的双向I/O口,可接收输出4个TTL门电流。当P3口写入“1”后,它们被内部上拉为高电平,并用作输入。作为输入,由于外部下拉为低电平,P3口将输出电流(ILL)这是由于上拉的缘故。P3口也可作为AT89C51的一些特殊功能口,如下表所示:口管脚备

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。