dsp和fpga的导航计算机系统设计

dsp和fpga的导航计算机系统设计

ID:14804631

大小:246.50 KB

页数:5页

时间:2018-07-30

dsp和fpga的导航计算机系统设计_第1页
dsp和fpga的导航计算机系统设计_第2页
dsp和fpga的导航计算机系统设计_第3页
dsp和fpga的导航计算机系统设计_第4页
dsp和fpga的导航计算机系统设计_第5页
资源描述:

《dsp和fpga的导航计算机系统设计》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库

1、0引言  惯性导航系统是随惯性传感器(陀螺仪和加速度计)技术的发展而发展起来的一门导航技术,由于具有完全自主,不受任何干扰,隐蔽性强,输出信息量大,输出信息实时性强等优点,在军事领域和民用领域都得到了广泛的应用,已被许多机载设备选为标准导航设备。特别是现代战争所面临的电磁环境日益复杂,对惯性导航技术的依赖和要求也越来越高,惯性导航技术已经成为现代高科技战争中一项重要支撑技术而受到各国的关注。为了保证飞机按照预定的航线进行飞行,对各种数据进行实时精确处理显得非常关键,因此研制具有可靠性高,运算精度高

2、,性能先进等特点的新一代导航计算机已成为必然。  1导航计算机系统组成  导航计算机是惯性导航系统的核心功能单元之一,配套应用于惯性导航系统的总体中。导航计算机采用嵌入式计算机设计技术、智能接口技术及高精度组合导航技术,配置高性能DSP处理器和大容量存储器,利用大规模现场可编程门阵列(FPGA)设计,使用集成软件开发环境开发程序实现高速板内总线对接口的高速访问。由处理器通过接收陀螺、加速度计、GPS等其他传感器的输入数据进行导航解算、误差补偿等运算处理,获得航向、俯仰、滚动角、三轴角速率、速度、经

3、纬度、高度等导航所需的参数信息。  作为导航系统核心部件的导航计算机负责从数据采集电路获取导航原始数据,进行捷联导航算法处理,最后将解算得到的导航结果进行输出控制。系统工作原理如图1所示。  2导航计算机硬件组成  导航计算机采用GPS卫星导航与惯性导航相结合,采用松耦合方式进行互联,在保证系统间信息交换能力的前提下考虑系统的组合性和灵活性。为提高系统的实时性、集成度和扩展性,硬件设计上采用DSP+FPGA的解决方案。  DSP芯片主要完成复杂的数学运算,包含误差补偿、初始对准和导航运算等;FPG

4、A芯片完成所有外围接口,包括陀螺、加速度计的高速采样和I/O接口等各传感器信号的采集,通过信号处理电路送至处理器芯片进行运算处理,将解算到的惯性测量信息通过数据接口控制输出。导航计算机硬件组成如图2所示。  为保障系统具有大规模数据处理能力,同时具有实时性的特点,导航计算机的核心器件选用了TI公司推出的高速浮点处理器DSP芯片TMS320C6713。作为导航计算机的核心控制部件,该芯片工作的主频为200MHz,单指令执行周期为5ns;定点浮点运算能力强大,运算速度能达到1600MIPS/1200M

5、FLOPS。作为数据运算系统,TMS320C6713不仅保证了导航运算的速度和精度,同时丰富的系统应用外设及多种标准接口,方便导航计算机与外部传感器进行数据交互。快速的中断处理性能可保障导航计算机多个接口的传输速率。  为满足多个数据接口的数据传输需要,采用XILINX公司的现场可编程门阵列FPGA芯片XQ4013E4PG223M,设计完成了系统的复位功能、逻辑译码功能、外部接口管理和移位脉冲计数功能。FPGA芯片的使用,方便了功能电路的集成,在不增加硬件电路的情况下,通过模块化的VHDL设计,适

6、应了导航功能电路的变化。通过采用基于VHDL的计数脉冲滤波、采样及自测试技术,提高了输入信号的采集精度,对提高整个激光捷联惯导系统的定位精度提供了支撑,实现了高精度、通用化和小型化。  惯性器件的输出信号采样频率决定了捷联解算的精度和速度。根据实时性要求,系统每1ms采集一次陀螺脉冲和加速度计的数据,DSP芯片每10ms进行1次导航数据解算。因此选用高效的AD1674和OP200电路对加速度计采集到的信号进行模数转换,将采集到的0~5V电压信号转换为数字信号,存储于内部数据缓冲区内供DSP芯片进行

7、数据处理。AD1674是12位A/D转换器,具有10V参考输入,时钟输入和三态输出的微处理器接口,具有采样/保持功能,可对快速传输的交/直流信号进行直接转换,转换时间不大于15μs。AD1674芯片可以在两种模式下工作,全控制模式和独立模式,设计中选用独立工作模式,数据转换由R/C信号控制。  光纤陀螺输出信号是脉冲信号,x,y和z轴分别输出正反2路信号,信号为GPOXP,GPOXN,GPOYP,GPOYN,GPOZP,GPOZN。定时周期内正反信号脉冲个数的差和标度因数的积即为该轴向陀螺的角速度

8、。光纤陀螺的计数功能模块如图3所示。  光纤陀螺的脉冲信号经信号调理电路进入计数器模块。计数器模块由5片定时器芯片8254实现14路16位计数器。5片芯片共用I/O地址空间,使能端长有效,输入时钟通过二选一电路来选择输入信号。6路脉冲信号工作,同时计数,确保光纤陀螺输入参数的准确性和实时性。脉冲信号计数和光纤陀螺之间在FPGA中以VHDL代码形式描述。  GPOXP<=DRP(NOTGPOX)C(0);  GPOXN<=DRP(NOTGPOX)C(1);  GPOYP<=DRP(N

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。