emc(电磁干扰)展频时钟技术

emc(电磁干扰)展频时钟技术

ID:14525399

大小:558.50 KB

页数:6页

时间:2018-07-29

emc(电磁干扰)展频时钟技术_第1页
emc(电磁干扰)展频时钟技术_第2页
emc(电磁干扰)展频时钟技术_第3页
emc(电磁干扰)展频时钟技术_第4页
emc(电磁干扰)展频时钟技术_第5页
资源描述:

《emc(电磁干扰)展频时钟技术》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库

1、电磁干扰(EMI)是一种会通过导致意外响应或完全工作实效从而影响电气/电子设备性能的能量。EMI是由辐射电磁场或者感应电压和电流产生的。当前高速数字系统中的高时钟频率和短边率也会导致EMI问题。传导和发射EMI的一个重要产生源是连接交流电源线的电气设备,例如电脑和开关电源,以及带有电动马达的电气设备,例如冰箱、空调和电单车等。一旦电气设备的EMI传导到一个电路里,里面的线缆就会像一根天线一样,将传导EMI以RFI(无线电干扰)的形式“广播”到整个电路中。图1:时钟域里的HersheyKiss展频时钟频率概图。EMI可能影响不大,也可能导致灾难性的故障,所以对

2、EMI的有效控制是非常重要的。电磁兼容性(EMC)是指系统能在指定环境下运行而不会传导或发射过量电池干扰的能力。EMI标准和相关成本EMC标准的宗旨是为了确保电子设备不会影响其它电子设备的运行甚至导致设备的故障。各国针对“电视、广播、便携式娱乐设备、电子游戏和互联网设备”等消费电子设备的EMI屏蔽功能的要求各有不同。目前为止已经有各种各样的组织发布了EMI规范。在美国,FCC发布了针对A?级和B级电子设备的第15部分J章规范。A?级和A层规范针对的是工业设备,而B级和B层规范则适用于消费电子产品。EMI规则减少了电子设备之间的干扰,解决了健康和安全方面的问题

3、。图2:频率域里的展频时钟频率概图。如何控制EMI,一般要考虑以下几个因素:1)PCB设计-“灵敏元件、电源和地面层的隔离”2)电路电流-“EMI辐射会随电流增大而增加”3)频率,包括回转率-“EMI辐射会导致频率升高”4)带宽5)电路回路区域-“保持在最小”6)屏蔽/过滤-“结合合理的设计、过滤、屏蔽和其它技巧,来以最低成本的方法将EMI控制在所需等级”7)展频时钟-“合适的展频数量和调制频率”8)抖动应用系统中时钟的中心频率,以便将辐射能量扩展到多个频段,而不是让所有能量辐射到一个频率。控制和降低EMI的方法控制和降低EMI有两个基本方法:抑制和吸收。最

4、常用的降噪方法包括合理的设备电路设计、屏蔽、接地、过滤、隔离、分隔和定向、电路阻抗级控制、线缆设计和噪音消除等。这些方法要求使用无源和有源元件,例如滤波器、扼流器、铁氧体磁珠、箔片和??件,并结合PCB设计规则和展频时钟生成器(SSCG)。图3:HersheyKiss展频概图的优势。在源头处解决EMI问题EMC设计的一个基本原则是在PCB的源头处减弱EMI。展频法是指有意将特别带宽中产生的辐射能量扩展到频率域,产生一个带宽更大的信号。展品时钟生成器(SSCG)就可以执行这一功能。在选择展频时钟来减弱消费电子产品的EMI时,开发人员必须确保以下几点:1)系统必

5、须通过EMI型式测试。良好的频率概图和调制频率是最重要的。高质量的HersheyKiss频率概图在降低EMI上是性能最好的;与之相比,三角频率概图需要更大的扩展量才能将EMI降低到同样等级(见图1至图3)。调制频率越高,就能将EMI降到更低的程度(如图4)。2)即便展频有副作用,也要保持系统性能。首先,PLL必须运行于一个理想状态,例如较高的PFD和VCO频率和适当的带宽等等。第二,频率扩展量必须尽可能小,以便保持较高的系统时序余度和较低的周期间抖动。频率扩展量更小,系统的平均频率就不会降低太多,因而系统的运行速度也就不会那么慢。3)要将对系统总成本的影响最

6、小化。在消费电子产品中,展频时钟芯片的价格向来是一个主要的价格问题。但是,在最近几年消费电子产品复杂性越来越高的同时,开发人员也要慎重考虑开发成本和风险。比如,在抑制EMI和抖动中即便只有一项要求没有达到,消费电子产品的系统时钟需要调整的可能性就更大。可编程型抑制EMI的方法的灵活性,可以大大降低开发成本和风险,从而确保满足所有要求。图4:通过调制频率降低EMI。展频时钟生成器展频时钟生成器(SSCG)可分成可编程和不可编程两种,也可以根据其是否有HersheyKiss频率还是三角展频来分类。不同消费电子产品的展频时钟对于频率、中心或向下扩展、扩展量、调制频

7、率、HersheyKiss或三角展频等的要求是不同的。由于非可编程式展频时钟芯片是为特殊应用定制的,频率范围和扩展量只有几个固定的可选项,要在最大化成本/性能的同时满足最优展频要求,就变得非常困难。市场上大部分固定功能的时钟芯片都有多个固定的可选择输入频率范围(如20-40MHz,40-80MHz和80-160MHz)以及扩展率(如0.5%,1%,2%和3%)。要实现优化,就需要两套PLL参数,一套针对EMI抑制性能,另一套面向PLL性能。图5:GPSSCG缓冲器芯片中的频率调整。当实际配置和这些理想设置有偏差时,各种副作用就会产生。比如,如果输入频率不在所

8、选范围的正中,VCO和调制频率就会被直线调整(下图6

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。