正弦波发生、频率显示电路设计

正弦波发生、频率显示电路设计

ID:14444342

大小:675.23 KB

页数:15页

时间:2018-07-28

正弦波发生、频率显示电路设计_第1页
正弦波发生、频率显示电路设计_第2页
正弦波发生、频率显示电路设计_第3页
正弦波发生、频率显示电路设计_第4页
正弦波发生、频率显示电路设计_第5页
资源描述:

《正弦波发生、频率显示电路设计》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库

1、江南大学物联网工程学院电子技术课程设计实验报告实验名称:正弦波发生、频率显示电路设计专业班级:_物联网工程1101___实验时间:2013.6.18-2013.6.20学生姓名:张威学号:0306110119同实验者:张杰实验成绩:一、设计课题:正弦波发生及频率显示电路的设计二、设计任务和要求:1、振荡频率100~1000Hz,输出信号幅度5±5%V;2、用三位数码管显示振荡频率;3、能自动连续测量、显示频率,测量周期为4S;4、用中规模集成电路实现。三、设计方案及参考电路(1)系统框图波形变换单稳态定时计数器显示译码超量程指示正弦波振荡器控制电路图1波形发生电路的组成图2总电路图草稿

2、设计正弦波发生及频率显示电路的框图如图1所示,它由正弦波振荡器及波形变换电路、5V电源电路、单稳态定时电路、计数器、译码显示电路、超量程指示电路和控制电路七部分组成。1.正弦波发生及波形变换电路是由RC桥式正弦波振荡电路和电压比较器组合而成的。2.5V电源电路是主要利用三极管特性与运算放大器组合制作的3.。1s定时电路是利用555定时器构成单稳态触发器来定时。4.计数器设计为三位十进制计数器,采用MC14553三位BCD加法计数器。5.显示译码电路选用CD4511显示译码器,利用三极管驱动数码管,把计数器计到的脉冲数用十进制数字显示出来。6.超量程指示电路是由或非门构成的一个基本RS触

3、发器。7.控制电路实际上是一低频信号发生器,根据数字式电容计的工作原理来设计,采用CD4001芯片。(2)单元电路设计与元器件的选择1、+5V电源电路图3+5V电源电路2、正弦波发生及波形变换电路因振荡频率要求不高,故采用RC文氏振荡器。考虑到要数字显示振荡频率,需对正弦波进行变换以便计数。正弦波发生以及波形变换电路如图4所示。图4正弦波发生及波形变换电路RC桥式正弦波振荡电路以RC串并联网络为选频网络和正反馈网络,以电压串联负反馈电路为放大环节,具有振荡频率稳定、带负载能力强、输出电压失真小等优点。波形变换电路用电压比较器来实现正弦波到方波的变换。电路要产生正弦波需满足起振条件和幅值

4、条件Au=(1+Rf/R1)>=3,即Rf>=2R1=4kΩ,调节电位器Rf使之略大于4kΩ;RC桥式电路中应调节电位器R2,使R2=R=10kΩ。3、单稳态定时电路为了便于测量换算,设计一个1S定时电路,在该定时范围内所测的脉冲个数即为振荡频率。定时电路如图5。图51s定时电路用555定时器构成单稳态定时电路,有Tw=1.1RC=1.1*0.47*2=1.034≈1s,式中R和C为定式电阻和电容。在电路中加入由Cr和R1组成的微分电路,这样单稳态电路只要靠输入的下降沿触发。考虑到定时精度和测量速度,取R1=91kΩ。4、频率计数显示电路计数电器选用MC14553芯片,这是一片3位BC

5、D加法计数器芯片,由选择端DS1,DS2,DS3控制每时刻只输出一位BCD码。显示译码器选用CD4511芯片,该芯片具有BCD七段锁存/驱动的功能。计数显示电路如图6所示图6计数及显示译码电路(a)计数器的选用计数器采用MC14553,它是三位BCD加法计数器,集成电路的引脚排列图和功能表如图7和表1所示。图7MC14553引脚图表1MC14553功能表输入输出RCLINHLE000不变000计数01不变01↑0计数01↓0计数00不变0锁存01锁存00QA~QD=0(b)MC14553功能说明MC14553逻辑结构示意图如图7所示,MC14553集成电路由三个同步级联的下降沿触发的B

6、CD计数器、三个锁存器以及分配锁存器的多路传输器组成。此外,还有时钟输入端的整形电路,分配多路传输器的时序扫描电路和振荡电路,以及用于显示控制的数据选择输出DS1、DS2、DS3组成。图8MC14553逻辑结构示意图图8中,振荡器提供多路数据选择器的低频扫描时钟脉冲,振荡器的振荡频率取决于连接在引出端③和④之间的外接电容C1的大小,若需外部时钟,也可以从引出端④处引入。振荡器产出的扫描时钟信号与三个为选择输出信号的时序关系见图9所示。图9扫描时钟信号与位选择在复位端“R”上施加“1”电平时,复位信号同时作用于BCD计数器、振荡器和多路扫描电路,使得扫描电路处在初始状态,扫描振荡器禁止振

7、荡,同时置所有的三个位选择输出DS1~DS3为“1”电平,从而不允许显示。当时钟禁止端“1NH”为“1”时,禁止时钟脉冲“CL"输入BCD计数器,计数器保存禁止前的最后计数状态。输入端得脉冲整形电路允许输入上升时间或下降时间很缓慢的信号输入计数器并可靠的工作。当锁存器的锁存允许端“LE”为“1”时,锁存器呈锁存状态,保持原有锁存器内的信息。这时BCD计数器即使施加复位信号,锁存器仍然保持原有信息。若需将锁存器内的信息清除锁存器“LE”端加“0”

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。