欢迎来到天天文库
浏览记录
ID:14141430
大小:334.00 KB
页数:9页
时间:2018-07-26
《计算机组成原理复习资料》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库。
1、计算机组成原理复习资料一、单项选择题第二章:1.指令格式中的地址结构是指( 1 )。①指令中给出几个地址②指令中采用几种寻址方式③指令中如何指明寻址方式④地址段占多少位2.减少指令中地址数的办法是采用(1 )①隐地址②寄存器寻址③寄存器间址④变址寻址3.为了缩短指令中某个地址段(或地址码)的位数,有效的方法是采取( 4 )。①立即寻址②变址寻址③间接寻址④寄存器寻址4.零地址指令是采用(3 )方式的指令。①立即寻址②间接寻址③堆栈寻址④寄存器寻址5.单地址指令(3 )。①只能对单操作数进行加工处理②只能对双操作数进行加工处理③既能对单操作数进
2、行加工处理,也能对双操作数进行运算④无处理双操作数的功能6.三地址指令常用于( 3 )中。①微型机②小型机③大型机④所有大﹑小﹑微机7.在以下寻址方式中,哪一种可缩短地址字段的长度( 4 )。①立即寻址②直接寻址③存储器间址④寄存器间址8.隐地址是指(4)的地址。①用寄存器号表示②存放在主存单元中③存放在寄存器中④事先约定,指令中不必给出9.堆栈指针SP的内容是(1)。①栈顶地址②栈底地址③栈顶内容④栈底内容10.在浮点加减运算中,对阶的原则是(2)。①大的阶码向小的阶码对齐②小的阶码向大的阶码对齐③被加数的阶码向加数的阶码对齐④加数的阶码向被加数
3、的阶码对齐第三章:1.在同步控制方式中(3 )。①各指令的执行时间相同②各指令占用的节拍数相同③由统一的时序信号进行定时控制④CPU必须采用微程序控制方式 2.异步控制方式常用于( 3 )。①CPU控制②微程序控制③系统总线控制④CPU内部总线控制3.采用异步控制的目的( 1 )。①提高执行速度②简化控制时序③降低控制器成本④支持微程序控制方式4.通用寄存器是( 4 )。①可存放指令的寄存器②可存放程序状态字的寄存器③本身具有计数逻辑与移位逻辑的寄存器④可编程指定多种功能的寄存器5.采用微程序控制
4、的目的是(2 )。①提高速度②简化控制器设计与结构③使功能很简单的控制器能降低成本④不再需要机器语言6.在微程序控制中,机器指令和微指令的关系是(2 )。①每一条机器指令由一条微指令来解释执行②每一条机器指令由一段微程序来解释执行③一段机器指令组成的工作程序,可由一条微指令来解释执行④一条微指令由若干条机器指令组成7.三级时序系统提供的三级时序信号是( 3 )。①指令周期、工作周期、节拍②指令周期、机器周期、时钟周期③工作周期、节拍、脉冲(4)指令周期、微指令周期,时钟周期8.组合逻辑设计方式的主要优点是(3)。①设计效率高②易于扩展③产生微命
5、令速度快④便于检查和调试9.运算器是由多种部件组成的,其核心部件是(4)。①数据寄存器②数据选择器③累加器④算术逻辑运算单元10.中断向量表用来存放(②)。①向量地址②中断服务程序入口地址③返回地址④断点地址11.在组合逻辑控制方式中,微命令由(③)产生。①一条微指令②一段微程序③硬件电路④编码第四章:1.磁盘存储器多用作(3)(1)主存(2)高速缓存(3)辅存(4)固存2.主存储器一般(1)(1)采用奇偶校验(2)采用海明校验(3)采用循环码校验(4)需同时采用两种校验3.动态RAM的特点是(4)(1)工作中存储内容会产生变化(2)工作中需动态的
6、改变访问存地址(3)每次读出后,需根据原存内容重写一次(4)每隔一定时间,需根据原存内容重写一次4.表示主存容量,通常以(2)为单位。(1)数据块数(2)字节数(3)扇区数(4)记录相数5.在下列存储器中,(3)存取时间长短与信息所在的位置有关。(1)主存(2)高速缓存(3)磁带(4)固存6.磁表面存储器所记录的信息(1)(1)能长期保存(2)不能长期保存(3)读出后,原存信息既被破坏(4)读出若干次后要重写7.静态RAM的特点是(2)(1)写入的信息静止不变(2)在不停电的情况下,信息能长期保持不变(3)只读不写,因而信息不再变化(4)停电后,信
7、息仍能长久保持不变8.CPU可直接变成访问的存储器是(1)(1)主存储器(2)虚拟存储器(3)磁盘存储器(4)磁带存储器9.在下列存储器中,允许随机访问的存储器是(4)(1)磁带(2)磁盘(3)磁鼓(4)半导体存储器第五章:1.不同工作速度的设备之间进行信息交换(3)①必须采用异步控制②必须采用同步控制③即可以采用同步控制,也可以采用异步控制④不能用时钟周期提供时间划分基准2.响应中断(3)①可在任一时钟周期结束时②可在任一工作周期结束时③必须在一条指令执行完毕时④必须在执行完当前程序段时3.外部接口是(2)的逻辑部件①CPU与系统总线之间②系统总
8、线与外部设备之间③主存与外围设备之间④运算器与外围设备之间4.并行接口是指(2)①接口与系统总线之间采取②接口与外围设备之
此文档下载收益归作者所有