多功能数字钟的电路设计报告书

多功能数字钟的电路设计报告书

ID:14080314

大小:897.50 KB

页数:10页

时间:2018-07-25

多功能数字钟的电路设计报告书_第1页
多功能数字钟的电路设计报告书_第2页
多功能数字钟的电路设计报告书_第3页
多功能数字钟的电路设计报告书_第4页
多功能数字钟的电路设计报告书_第5页
资源描述:

《多功能数字钟的电路设计报告书》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、数字电子技术课程设计____工学院____学院__2007_级__电气及其自动化专业姓名________学号_______________………………………………(密)………………………………(封)………………………………(线)………………………………课程设计专用封面设计题目:数字钟所修课程名称:电子课程技术课程设计修课程时间:2009年12月07日至2009年12月18日完成设计日期:2009年12月18日评阅成绩:评阅意见:评阅教师签名:年月日第10页共10页数字电子技术课程设计多功能数字钟的课程设计一、设计题目:多

2、功能数字钟的电路设计二、设计要求:1.能直接显示时、分、秒的数字钟,要求二十四为一计数周期。2.当电路发生走时误差是具有快速校准时、分、秒的功能。3.整点自动报时,在离整点10s时,便自动发出鸣叫声,步长10s,当鸣声结束时正好为整点。4.要求电路主要采用中规模集成电路,电源电压+5V.三、题目分析:数字电子钟由信号发生器、“时、分、秒”计数器、译码器及显示器、校时电路、整点报时电路等组成。秒脉冲发生器是数字钟的核心部分,它的精度和稳定度决定了数字钟的质量,在此次实验中用555定时器来实现。将标准秒脉冲信号送入“秒计数器

3、”,该计数器采用60进制计数器,每累计60秒发出一个“分脉冲”信号,该信号将作为“分计数器”的时钟脉冲。“分计数器”也采用60进制计数器,每累计60分,发出一个“时脉冲”信号,该信号将被送到“时计数器”。“时计数器”采用24进制计数器,可以实现一天24h的累计。译码显示电路将“时、分、秒”计数器的输出状态经七段显示译码器译码,通过六位LED显示器显示出来。为了使数字钟的功能更加完善,增加了整点报时环节和校时环节。整点报时电路是根据计时系统的输出状态产生一个脉冲信号,然后去触发音频发生器实现报时。校时电路是来对“时、分、秒

4、”显示数字进行校对调整四、总体方案:此次设计大概可以分五个部分:秒脉冲产生部分、计数部分、显示部分、校时部分、报时部分。在秒脉冲产生部分中,用555定时器予以实现,通过调节电阻的大小最后得到我们所需要的秒脉冲;在计数电路中,我们采用74LS90这种二第10页共10页数字电子技术课程设计-五-十进制计数器,因为它可以同时可以级连组成60进制和24进制,用起来比较方便;用74LS90、CC4511译码器和七段显示数码管便组成多功能数字钟的显示部分;在校时部分中,我们选用的是手动校时的方式,通过按钮产生脉冲来控制74LS90

5、的计数,从而达到计数的目的;在最后的报时部分中,采用逻辑门电路、数据选择器74LS151和74LS00门电路组成控制电路和蜂鸣器加以实现。通过以上几个部分的共同作用,最终达到该项设计的所有要求,设计出一个多功能数字钟。下图为数字钟总设计结构图:图1总设计结构图五、具体实现:(1)秒脉冲产生部分(555定时器)本设计方案使用555多谐振荡器来产生1HZ的信号。通过改变相应的电阻电容值可使频率微调,不必使用分频器来对高频信号进行分频使电路繁复。虽然此振荡器没有石英晶体稳定度和精确性高,由于设计方便,操作简单,成为了设计时的首

6、选,但是由于与实验中使用的555芯片产生的脉冲相比较,利用晶振产生的脉冲信号更加的稳定,通过电压表的测量能很好的观察到这一点,同时在显示上能够更加接进预定的值,受外界环境的干扰较少,一定程度上优于使用555芯片产生信号方式。最终我们选择了555定时器作为秒脉冲发生器。在555定时器的外部接适当的电阻和电容元件构成多谐振荡器,再选择元件参数使其发出标准秒信号。555定时器的功能主要由上、下两个比较器C1、C2的工作状况决定。若复位端RD加低电平或接地,可使电路强制复位,不管555电路原处于什么状态,均可使它的输出Q为“0”

7、电平。只要在555定时器电路外部配上两个电阻及两个电容元件,并将某些引脚相连,就可方便地构成多谐振荡器。第10页共10页数字电子技术课程设计555是数字钟脉冲产生的核心部分。为了保证脉冲的准确性与稳定性,R1和R2采用可调电阻,经过不断的调试,R1的阻值大约在15K左右,R2的电阻大约在68K左右,电容C大小为10uF,经过多次调试后可以得到频率为1Hz的秒脉冲,并将其作为整个多功能数字钟的脉冲源,作为计数器计数等功能之用。(2)计数部分74LS90是二-五-十进制异步计数器,它有两个时钟输入端。其中,和组成一位二进制

8、计数器;和组成五进制计数器;若将与相连接,时钟脉冲从输入,则构成了8421BCD码十进制计数器。74LS90具有异步清零和异步置九功能。当R0全是高电平,R9至少有一个为低电平时,实现异步清零。当R0至少有一个低电平,R9全是高电平时,实现异步置九。当R0、R9为低电平时,实现计数功能。所以74LS90有两个清零端、

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。