四位半高精度电压表设计与实现

四位半高精度电压表设计与实现

ID:13615564

大小:1.19 MB

页数:14页

时间:2018-07-23

四位半高精度电压表设计与实现_第1页
四位半高精度电压表设计与实现_第2页
四位半高精度电压表设计与实现_第3页
四位半高精度电压表设计与实现_第4页
四位半高精度电压表设计与实现_第5页
资源描述:

《四位半高精度电压表设计与实现》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库

1、1.汽车电池电压监视器的设计;2.微型窃听器的设计;3.手机充电器电路设计;4.简易对讲机的设计5.电话自动录音器6.音乐喷泉的设计7.基于单片机的自动浇花机;四位半高精度电压表设计与实现摘要:  四位半数字电压表就是数字表的一种,它的精度比普通常用的三位半要高出一个等级,它最高可以显示到19999,也就是万分之一,普通三位半得只能显示到1999,是千分之一,相差了10倍。相对于市售的普通三位半电压表,大多数的精度都在3%左右,经过用高精度基准调整的四位半电压表拥有更加高精度的测量值,更加方便直观的测出

2、用电器电压工作情况。Abstract  Foursemi-digitalvoltagemeterisakindofdigitalform,itiscommonlyusedinprecisionthantheaveragethreeandahalfagradehigher,whichcandisplayupto19999,whichisoneten-thousandthofordinarythreeandahalfhaveonlyshowto1999,isathousandthofadifferenceo

3、f10times.Comparedtocommerciallyavailablegeneralthreeandahalfvoltagemeter,mostoftheprecisionofabout3%,afteradjustmentoffourhigh-precisionreferencevoltagemeterandahalfhaveamorehigh-precisionmeasurements,moreconvenientandintuitivetouseelectricalappliancesme

4、asuredvoltagework.关键词:  四位半高精度数据转换PCB板制作Keywords  Fourandahalf;Precision;Dataconversion;PCBboardproduction一总的方案  总的方案要有点文字说明,而且你这个图重画先得,质量较一般图1原理框图二设计与实现四位半电压器主要以AD转换器为主体,外加译码器和数码显示器,驱动器及电阻电容等元件组成,主要分成AD转换、表头、译码、显示四大部分。电压通过7135芯片,转换成BCD数字信号。数字信号经74LS47

5、芯片译码后传到四合一数码管显示。7135的23脚(POL)输出极性信号到单位数码管。CD4069为7135提供时钟脉冲。2.1总原理图和元器件7135是采用MOS工艺制作的单片机41/2位A/D转换器,只要附加译码器,数码显示器,驱动器及电阻电容等元件,就可以组成一个满量程为2V的数字电压表。1.在每次A/D转换前,内部电路都自动进行调零操作。2.在+2000字(2V,满量程)范围内,保证转换精度+1字。3.具有自动极性转换功能。4.输出电流典型值1PA5所以输出端和TTL电路相容。6.有过程(OR)和

6、欠量程(UR)标志信号输出,可用作自动量程转换的控制信号。7.输出为动态扫描BCD码。8.对外提供六个输入,输出控制信号(R/H,BUSH,ST,POL,OR,UR),因此除用于数字电压表外,还能与异步接收/发送器,微处理器或其他控制电路连接使用。9.采用28外引线双列直插式封装,外引线功能端排列如图所示。文章的行距很不统一,你要调整到整体同意,视觉好看点1、R/H(25脚)当R/H=“1”(该端悬空时为“1”)时,7135处于连续转换状态,没40002个时钟周期完成一次A/D转换。若R/H=“1”变“

7、0”,则7135在完成本次A/D转换后进入保持状态,此时输出为最后一次转换结果,不受输入电压变化的影响。因此利用R/H端的功能可以使数据有保持功能。若把R/H端用作启动功能时,只要在该端输入一个正脉冲(宽度>>300NS),转换器就从AZ阶段开始进行A/D转换。注意:第一次转换周期中的AZ阶段时间为9001-10001个时钟脉冲,这是由于启动脉冲和内部计数器状态不同步造成的。2、ST(26脚)每次A/D转换周期结束后,ST端都输出5个负脉冲,其输出时间对应在每个周期开始时的5个位选信号正脉冲的冲间,ST

8、负脉冲宽度等于1/2时钟周期,第一个ST负脉冲在上次转周期结束101个时钟周期产生。因为每个选信号(D5—D1)的正脉冲宽度为200个时钟周期(*只有AZ和DE阶段开始时的第一个D5的脉冲宽度为201个CLK周期),所以ST负脉冲之间相隔也是200个时钟周期。需要注意的是,若上一周期为保持状态(R/H=“0”)则ST无脉冲信号输出。3、BUSY(21脚)在双积分阶段(INT+DE),BUSY为高电平,其余时为低电平。因此利用BUSY功能,可

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。