基于f的pwm波形的产生

基于f的pwm波形的产生

ID:13334300

大小:332.00 KB

页数:9页

时间:2018-07-22

基于f的pwm波形的产生_第1页
基于f的pwm波形的产生_第2页
基于f的pwm波形的产生_第3页
基于f的pwm波形的产生_第4页
基于f的pwm波形的产生_第5页
资源描述:

《基于f的pwm波形的产生》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、基于F2812的PWM波形的产生一、任务具体要求:1)通过示波器能够观察到EVA事件管理器的pwm5、6输出占空比(占空比是指高电平在一个周期之内所占的时间比率)为5/6的矩形波,其中pwm6高电平有效,pwm5低电平有效;pwm3、4输出占空比为1/2的矩形波,其中pwm4高电平有效,pwm3低电平有效;pwm1、2输出占空比为1/6的矩形波,其中pwm2高电平有效,pwm1低电平有效;2)调整相关寄存器的值,修改PWM波的频率和占空比。二、任务所需基础知识2.1什么是PWM?SPWM?PWM(PulseWidthModulation)就是脉宽调制技术,即通

2、过对一系列脉冲的宽度进行调制,来等效的获得所需要的波形(含形状和赋值)。PWM技术应用非常广泛,在电力电子、电机控制、运动控制以及功率控制与变化等许多领域。F2812芯片提供的PWM输出,是一种周期和占空比均可变,幅值为3.3V的脉宽调制信号。2.2TMS320F2812简介(1)采用了高性能的静态CMOS技术,时钟频率可达150MHZ(6.67ns),其核心电压为1.8V,I/O口电压3.3V,Flash编程电压也为3.3V。(2)高性能的32位CPU。能够实现16x16和32X32乘法操作,哈佛总线结构,快速的中断操作,寻址程序空间可达4M,寻址数据空间可

3、达4G,在C/C++和汇编语言中代码可得到优化,另外还可向下兼容TMS320F24X/LF240X处理器的代码;(3)片上存储器:闪存128K字,单访问双口RAM(SARAM)18k字;(4)引导(BOOT)ROM4K字,具有软件启动模式并包含标准的数学表;(5)时钟和系统控制采用锁相环技术PLL来控制系统各模块所需要的频率;(6)具有3个外部中断和外围中断扩展模块PIE(PeripheralInterruptExpansion),PIE可支持多达45个外部中断;(7)具有3个32位的CPU定时器和适合电机控制的事件管理模块EVA和EVB;(8)具有很强的外围

4、通讯功能:包括同步串行口SPI,通用异步串行口SCI,增强的eCAN和多通道缓存串行口MCBSP;(9)16个通道、12位精度的A/D转换器。(10)56个独立可编程的多路通用输入/输出(GPIO)引脚。2.3TMS320F2812事件管理器模块介绍TMS320F2812包含两个事件管理器(EV)模块EVA和EVB,这两个EV模块具有相同的功能,每个事件管理器模块包括2个16位通用定时器(GP)、3个全比较PWM单元、1个正交编码电路以及3个捕获单元,具体见图1.GP1定时器能可以为所有的比较和PWM电路提供时基,这些比较单元通过可编程死区电路可以产生6个比较

5、输出或者PWM波形输出,6个输出中的任何一个输出状态都可单独设置。比较单元的比较寄存器是双缓冲的,允许可编程的变换比较/PWM脉冲宽度;双缓冲的周期和比较寄存器允许用户根据需要对定时器(PWM)的周期和脉冲宽度进行编程。图1事件管理器A的功能模块图(1)可编程通用定时器。可用于产生采样周期,作为比较单元产生PWM输出以及软件定时的时基。在向上或向下记数操作中,每个通用定时器有3种连续工作方式,具有可编程预定标器的内部或外部输入时钟。通用定时器也可为其他事件管理器子模块提供时基;双缓冲的周期和比较寄存器允许用户根据需要对定时器(PWM)的周期和脉冲宽度进行编程。

6、通用定时器可独立工作或互相同步工作,与通用定时器有关的比较寄存器可用作比较功能和PWM波形的产生。(2)全比较单元。主要用来生成PWM波形,每个比较单元可以生成一对(两路)互补的PWM波形,生成的6路PWM波形正好可以驱动一个三相桥电路。F2812的两个事件管理器可产生16路独立PWM信号。由3个具有可编程死区的全比较单元产生独立的3对PWM信号,由通用定时器比较单元产生独立的两路PWM信号。对每一个比较单元输出,死区的产生可单独被使用/禁止。利用双缓冲的ACTRx寄存器,死区产生器的输出状态可以被高速配置及改变。(3)正交解码电路。正交编码脉冲(QEP)电路

7、可以对引脚CAP1/QEP1和CAP2/QEP2上的正交编码脉冲进行解码和计数,可以直接处理光电码盘的2路正交编码脉冲进行鉴相和4倍频。另外,F2812允许引脚CAP-QEPI(EVA的CAP3-QEPI1和EVB的CAP6-QEPI2)复位定时器2。(4)捕获单元。用于捕获输入引脚上信号的跳变,两个事件管理器模块共有6个捕获单元。每个单元各有一个两级的FIFO缓冲堆栈。当捕获发生时,相应的中断标志被置位,并向CPU发中断请求。注:1)PWM可以由通用定时器和全比较单元来产生,其中全比较单元产生6路PWM,每个定时器产生一路PWM;2)在本次实训的PWM波形产

8、生过程中并不会涉及到正交编码电路以及捕

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。