_verilog_hdl的基本语法

_verilog_hdl的基本语法

ID:13206425

大小:902.50 KB

页数:59页

时间:2018-07-21

_verilog_hdl的基本语法_第1页
_verilog_hdl的基本语法_第2页
_verilog_hdl的基本语法_第3页
_verilog_hdl的基本语法_第4页
_verilog_hdl的基本语法_第5页
资源描述:

《_verilog_hdl的基本语法》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库

1、第三章VerilogHDL基本语法--------------------------------------------------------------------------------------------------------------------------------------------------第三章VerilogHDL的基本语法前言VerilogHDL是一种用于数字逻辑电路设计的语言。用VerilogHDL描述的电路设计就是该电路的VerilogHDL模型。VerilogHDL既是一种行为描述的语言也是一种结构描述的语言。这也就是说,既可以用电路的功

2、能描述也可以用元器件和它们之间的连接来建立所设计电路的VerilogHDL模型。Verilog模型可以是实际电路的不同级别的抽象。这些抽象的级别和它们对应的模型类型共有以下五种:·系统级(system):用高级语言结构实现设计模块的外部性能的模型。·算法级(algorithm):用高级语言结构实现设计算法的模型。·RTL级(RegisterTransferLevel):描述数据在寄存器之间流动和如何处理这些数据的模型。·门级(gate-level):描述逻辑门以及逻辑门之间的连接的模型。·开关级(switch-level):描述器件中三极管和储存节点以及它们之间连接的模型。一个复杂

3、电路系统的完整VerilogHDL模型是由若干个VerilogHDL模块构成的,每一个模块又可以由若干个子模块构成。其中有些模块需要综合成具体电路,而有些模块只是与用户所设计的模块交互的现存电路或激励信号源。利用VerilogHDL语言结构所提供的这种功能就可以构造一个模块间的清晰层次结构来描述极其复杂的大型设计,并对所作设计的逻辑电路进行严格的验证。VerilogHDL行为描述语言作为一种结构化和过程性的语言,其语法结构非常适合于算法级和RTL级的模型设计。这种行为描述语言具有以下功能:·可描述顺序执行或并行执行的程序结构。·用延迟表达式或事件表达式来明确地控制过程的启动时间。·

4、通过命名的事件来触发其它过程里的激活行为或停止行为。·提供了条件、if-else、case、循环程序结构。·提供了可带参数且非零延续时间的任务(task)程序结构。·提供了可定义新的操作符的函数结构(function)。·提供了用于建立表达式的算术运算符、逻辑运算符、位运算符。·VerilogHDL语言作为一种结构化的语言也非常适合于门级和开关级的模型设计。因其结构化的特点又使它具有以下功能:-提供了完整的一套组合型原语(primitive);-提供了双向通路和电阻器件的原语;-可建立MOS器件的电荷分享和电荷衰减动态模型。VerilogHDL的构造性语句可以精确地建立信号的模型。

5、这是因为在VerilogHDL中,提供了延迟和输出强度的原语来建立精确程度很高的信号模型。信号值可以有不同的的强度,可以通过设定宽范围的模糊值来降低不确定条件的影响。VerilogHDL作为一种高级的硬件描述编程语言,有着类似C语言的风格。其中有许多语句如:if语句、case语句等和C语言中的对应语句十分相似。如果读者已经掌握C语言编程的基础,那么学习VerilogHDL并不困难,我们只要对VerilogHDL某些语句的特殊方面着重理解,并加强上机练习就能很好地掌握它,利用它的强大功能来设计复杂的数字逻辑电路。下面我们将对VerilogHDL中的基本语法逐一加以介绍。3.1.简单的

6、VerilogHDL模块75第三章VerilogHDL基本语法--------------------------------------------------------------------------------------------------------------------------------------------------3.1.1.简单的VerilogHDL程序介绍下面先介绍几个简单的VerilogHDL程序,然后从中分析VerilogHDL程序的特性。例[3.1.1]:moduleadder(count,sum,a,b,cin);input[2:0

7、]a,b;inputcin;outputcount;output[2:0]sum;assign{count,sum}=a+b+cin;endmodule这个例子通过连续赋值语句描述了一个名为adder的三位加法器可以根据两个三比特数a、b和进位(cin)计算出和(sum)和进位(count)。从例子中可以看出整个VerilogHDL程序是嵌套在module和endmodule声明语句里的。例[3.1.2]:modulecompare(equal,a,b);output

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。