串口通信控制设计毕业设计

串口通信控制设计毕业设计

ID:12753121

大小:590.30 KB

页数:19页

时间:2018-07-18

串口通信控制设计毕业设计_第1页
串口通信控制设计毕业设计_第2页
串口通信控制设计毕业设计_第3页
串口通信控制设计毕业设计_第4页
串口通信控制设计毕业设计_第5页
资源描述:

《串口通信控制设计毕业设计》由会员上传分享,免费在线阅读,更多相关内容在学术论文-天天文库

1、SoPC课程设计(报告)题目:串口通信控制学院:系部:专业:班级:学生姓名:指导教师:起止时间:2014年6月16日——2014年6月27日17课程设计要求1.1基本要求课程设计要求所有题目采用QuartusII工具提供的图形输入或者VerilogHDL语言输入方式作为电路设计工具,在NiosII上采用C语言实现编程,自定向下正向设计方法,先设计硬件系统,再进行软件编程,能够生成正确的FPGA下载代码和NiosII执行的软件代码。硬件功能仿真和时序仿真采用第三方工具(建议为:modelsim),综合与布局布线工具为:QuartusII,SOPCBuilder建立软件运行环境,具体要

2、求为:1)根据课设题目,进行总体设计方案(10分);2)硬件电路顶层设计、模块划分、引脚定义(10分);3)电路设计及NiosII设计,提交电路设计源代码或电路图(10分);4)综合与布局布线,提交综合与布局布线报告(10分);5)FPGA下载代码和引脚分布(10分);6)软件总体设计及画出流程图(10分);7)程序设计,提交程序代码(10分);8)程序编译下载及仿真调试(10分)。1.2课程设计选题要求本次课程设计题目共12个,要求每个同学独立完成其中的一个,每个题目不超过3人。题目要求独立完成,设计和报告如有雷同,将一个成绩平均分配雷同的同学。1.3时间、地点时间为每天14:0

3、0至20:00,地点在二号实验楼集成电路设计实验室。1.4课程设计纪律要求全勤且提交课程设计报告及心得体会者记20分,课程设计时间段内任意时间点名未到、迟到、玩游戏扣除:3分/次,6次及6次以上者课程设计成绩直接记:不及格。1实验使用平台实验平台使用Altera的DE2开发板,开发工具使用Altera的QuartusII和NiosIIIDE。3课程设计过程及设计方案一、设计方案1、通过UART实现串口通信;17(1)建立UARTIP核;(2)在软核中用结构体实现收发数据。1、用LCD显示结果。通过在IP写LCD驱动,然后在软核中通过读串口发的字符将这个字符显示出来。3、设计流程图:

4、LCD显示串口通信助手发送处理串口通信助手接收处理是否接收到指定的字符读字符到接收缓冲区断点保护接收断点入口发送断点入口断点保护发送缓冲区是否为空关闭接收定时器置接收完标志Y发送中断关闭发送下一个字符、字符串重新设置启动定时器发送缓冲区字符减一断点恢复断点恢复返回断点返回断点171、二、硬件开发1、首先,我们要在NIOSII软核中建立UART模块。打开Quartus软件,双击进入SOPCBUILDER,然后点击下图所示所示红圈处,点击后,如下图所示,红圈1处为波特率,我们设置为;红圈2处是是否允许通过软件改发波特率,我们选中,便是允许,这样我们就可以通过软件来随时更改波特率,如果软

5、件不设置,默认值就是上面设置的;红框3中是设置一些与串口有关的参数,校验方式,数据位,停止位,后面的那个基本不用,设置好以后点击NEXT,Finish,完成构建。17构建好以后,将其更名为uart。2.向新建立的SOPC系统上添加On-ChipMemory在SOPCBuilder程序界面左侧SystemContents标签页的树型组件列表中选择MemoryandMemoryControllers->On-Chip->On-ChipMemory(RAMorROM),双击添加至系统中(设置存储器的容量大小为30K)173、添加NiosIIProcessor。双击AlteraSOPCBu

6、ilder->NiosIIProcessor,在弹出的对话框中间选择第一个NiosII/e,表示economy,最小的NIOSII核心。下面的ResetVector和ExceptionVector都选择onchip_men,即刚才添加的片上RAM的名称。其它的都保留默认设置即可。点击Finish添加CPU核。174、添加IO控制器。双击Peripherals->MicrocontrollerPeripherals->PIO(ParallelI/O),保持默认设置即可,表示有8个输出用IO口,分别控制开发板上的LCD的数据存储(LCD_DATA[7..0])17(然后依次添加LCD_

7、EN、LCD_RS、LCD_RW、LCD_ON、LCD_BLON各一位作为IO口)5、然后进行自行分配地址,自行分配中断号。一切就绪,点击General,进行编译。编译好以后退出,进入Quartus界面,然后运行TCL脚本,编译,等待……编译好以后,给其分配引脚,如下图所示:176、综合与布局布线,提交综合与布局布线报告如下:7、选择JTAG的方式将程序下载到FPGA中。17三、软件开发1、打开NIOSII9.0IDE后,按快捷键Ctrl+b编译程序,等待编译……编译

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。