欢迎来到天天文库
浏览记录
ID:12084094
大小:81.00 KB
页数:4页
时间:2018-07-15
《实验二 编码、译码与显示》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库。
1、实验二编码、译码与显示实验目的1.了解编码器、译码器与显示器的工作原理2.熟悉CMOS中规模器件的使用方法。实验要求使用编码器、译码器实现编、译码的功能使用译码器实现一位全减器设计实验仪器及材料数字试验箱器件CD45328-3线优先编码器一片CD4511BCD七段字型译码驱动器一片74LS1383-8线译码器/分配器一片实验内容实验前按每个实验电路联线,检查无误后方可接通电源,Ucc=+5V,如改接电路,必须断开电源后进行。1、按图1接线,按表1顺序给8-3线优先编码器的信号输入端送入相应电平,将结果填入表中,与附录中CD4
2、532的功能表相对照,检查是否符合优先顺序编码以及编码结果是否正确。2、将译码器CD4511的数据输入端接编码器CD4532的输出端,检查编码对象与数字显示是否一致,若不一致,分析原因,检查故障并排除(图2)。(本数字实验箱上已经完成了译码器4511和数码管之间的连接。实验时,只要将十进制的BCD码连接至译码器的相应输入端,即可显示0~9的数字。)图1D0-D7数据输入端EI选通输入端Q0~Q2编码输出端 QGS组选通输出端 EO选通输出端图2BI:4脚是消隐输入控制端,当BI=0时,不管其它输入端状态如何,七段数码管均处于
3、熄灭(消隐)状态,不显示数字。 LT:3脚是测试输入端,当BI=1,LT=0时,译码输出全为1,不管输入DCBA状态如何,七段均发亮,显示“8”。它主要用来检测数码管是否损坏。 LE:锁定控制端,当LE=0时,允许译码输出。LE=1时译码器是锁定保持状态,译码器输出被保持在LE=0时的数值。 A、B、C、D为8421BCD码输入端。 a、b、c、d、e、f、g:为译码输出端,输出为高电平1有效。表1实验数据记录表EID7D6D5D4D3D2D1D0QGSQ2Q1Q0EO
4、0XXXXXXXX11XXXXXXX101XXXXXX1001XXXXX10001XXXX100001XXX1000001XX10000001X1000000011000000003、3-8线译码器逻辑功能测试按图3连线,完成表2记录要求。图374LS138A、B、C译码地址输入端E3选通端,高电平有效,E2、E1选通端,低电平有效Y7~Y0译码输出端表2实验数据记录表输入输出E3E2+E1CBAY0Y1Y2Y3Y4Y5Y6Y710101010101010100XX14用74LS138设计一个逻辑函数按图4画出连线图并连接实
5、验线路,对表3中数据进行验证,并写出逻辑表达式。图4表3实验数据表ABCSi00010010010101101001101011001111实验报告(1)画出各实验电路连线图,整理实验数据,进行小结。(2)试用两片74LS138组成4线-16线译码器,写出设计过程,画出逻辑电路图。
此文档下载收益归作者所有