nios中lcd 控制器ip 核的设计

nios中lcd 控制器ip 核的设计

ID:11647556

大小:282.50 KB

页数:8页

时间:2018-07-13

nios中lcd 控制器ip 核的设计_第1页
nios中lcd 控制器ip 核的设计_第2页
nios中lcd 控制器ip 核的设计_第3页
nios中lcd 控制器ip 核的设计_第4页
nios中lcd 控制器ip 核的设计_第5页
资源描述:

《nios中lcd 控制器ip 核的设计》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、基于Avalon总线的可配置LCD控制器IP核的设计   基于NiosII软核的SOPC(SystemOnProgrammableChip)是Altera公司提出的片上可编程系统解决方案,它将CPU、存储器、I/O接口、DSP模块以及锁相环(PLL)的系统设计所必须的模块集成到一片FPGA上,构成一个可编程的片上系统,使所设计的电路在其规模、可靠性、体积、功耗、功能、上市周期、开发成本、产品维护以及硬件升级等多方面实现最优化。   目前在AlteraSOPCBuilder下集成了包括UART、SPI、Ethe

2、rnet、SDRAM、Flash、DMA等控制器的IP核。此外,用户也可以根据系统的需要自己设计或者购买第三方厂商的IP核通过Avalon总线像搭积木一样方便地将这些IP捆绑的系统上。但是在显示接口上,Altera公司只提供了一个16*2的字符型LCD控制器的IP核,只能用来显示数字和英文字母。如用户需要图形显示(如MP4和PDA)则需要外接专用控制芯片或自己设计IP核,使用起来很不方便。因此我们设计一个基于NiosII系统的可配置LCD控制器的IP核,本IP核可以方便的通过Avalon挂接到NiosII的系

3、统上。考虑到目前LCD显示屏的实际需要,我们设计的LCD显示控制IP核具有以下主要功能:1. 以Avalon总线流传输模式提供接口;2. 为LCD屏提供扫描时序信号和显示数据;3. 提供可以选择的分辨率,最大可以支持1024*768;4. 可以通过软件配置显存的基地址和大小;1.Avalon总线规范1.1总线概述   Avalon总线是Altera公司为SOPC系统开发的一种专用的内部连线技术,是一种理想的用于系统处理器和外设之间的内联总线。它是构建在NiosII软核的基础上,由Altera公司提供SOPCB

4、uilder系统设计工具自动生成。   Avalon总线支持多个主外设,任何一个主外设都可以直接进行存储器访问(DMA),而无须NiosII处理器的干预。一般的系统总线(如AMBA总线)都是采用主端总裁机制,而Avalon采用DMA从端仲裁机制,能够实现真正意义上的多模块DMA并行传输,而不相互影响。   Avalon总线允许多个主端口连接到总线模块,实现总线的的并发多主端口传输的功能,而总线模块不需要额外的特殊信号;当有多个主外设试图同时访问同一外设时,由Avalon总线模块内部的从端口仲裁逻辑来处理冲突,

5、对于主端口来说,它并不会感到有另一个主端口也在争用该外设,而是简单的发现它的等待请求信号一直有效,直到目标外设从端口准备好来处理自己的请求。因此,多个主外设只要不是同时访问同一个从外设,即可同时进行总线传输。仲裁的详细信息被封装在总线内部,主外设和从外设的接口是一致的,与外设的数量无关。1.2Avalon总线流传输模式   Avalon规定了各种传输模式,这里只介绍本IP核所使用的流传输模式。关于其他的总线模式读者可以Avalon的总线规范。   流传输模式是在流模式主外设和流模式从外设之间建立一个开放的信道

6、以供连续的数据传输。该信道使得只要存在有效数据,数据便能在主从端口对之间流动,主外设不必为了确定从端口是否可用而不断地访问从外设的寄存器。流传输模式使得主从端口之间的数据吞吐量达到最大,同时避免了从外设数据溢出。流传输模式最适合DMA传输。一个只包含简单的流控制信号和一个计数器的DMA控制器就可以用来在一个从外设和一个存储器之间连续地传输数据。   由于数据流是从Avalon总线流向LCD控制器,所以是流模式的从端口写传输。图1显示了流模式从端口写传输的模型。 图1流模式从端口写传输模型   除了基本从端口传

7、输中使用的信号外,流模式外设的接口中又引入了readyfordata、dataavailable和endofpacket三个信号。流模式从端口就是指使用了一个或多个上述信号的从端口。readyfordata有效表示外设准备好接受Avalon总线模块的写传输;dataavailable有效表示能够为来自Avalon总线模块的读传输提供数据。Avalon总线模块只在readyfordata或dataavailable有效时才会发起传输行为。endofpacket信号的含义取决于用户设计。   流模式从端口写传输模

8、型的时序如图2所示。 图2流模式从端口写传输时序2.Avalone流模式LCD控制器IP核设计   LCD控制器按功能可划分为三个模块:接口模块,数据处理模块和时序产生模块。接口模块主要用来对系统进行配置,获取系统状态信息以及从内存读出将要显示的数据信息;数据处理模块根据系统的配置信息,对读入控制器的内存数据进行相应的处理,以符合用户设置的显示要求;时序产生模块产生显示时序信号,使得系统在不同的配置

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。