3.7v 锂电池自动充电电路

3.7v 锂电池自动充电电路

ID:11575072

大小:159.50 KB

页数:6页

时间:2018-07-12

3.7v 锂电池自动充电电路_第1页
3.7v 锂电池自动充电电路_第2页
3.7v 锂电池自动充电电路_第3页
3.7v 锂电池自动充电电路_第4页
3.7v 锂电池自动充电电路_第5页
资源描述:

《3.7v 锂电池自动充电电路》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库

1、3.7V锂电池自动充电电路74hc245目录74HC245简介:引脚定义:74HC245的作用:信号功率放大。编辑本段74HC245简介:  总线驱动器,典型的TTL型三态缓冲门电路。  由于单片机等CPU的数据/地址/控制总线端口都有一定的负载能力,如果负载超过其负载能力,一般应加驱动器。  另外,也可以使用74HC244等其他电路,74HC244比74HC245多了锁存器。      74HC245实物图:    74HC245编辑本段引脚定义:  第1脚DIR,为输入输出端口转换用,DIR=“1”高电平时信号由“A

2、”端输入“B”端输出,DIR=“0”低电平时信号由“B”端输入“A”端输出。  第2~9脚“A”信号输入输出端,A1=B1、、、、、、A8=B8,A1与B1是一组,如果DIR=“1”OE=“0”则A1输入B1输出,其它类同。如果DIR=“0”OE=“0”则B1输入A1输出,其它类同。  第11~18脚“B”信号输入输出端,功能与“A”端一样,不再描述。  第19脚OE,使能端,若该脚为“1”A/B端的信号将不导通,只有为“0”时A/B端才被启用,该脚也就是起到开关的作用。  第10脚GND,电源地。  第20脚VCC,电

3、源正极。  TRUTHTABLE真值表  ControlOperation运行Inputs控制输入GDIRLLB数据到A总线LHA数据到B总线HX隔开H=高电平L=低电平×=不定  AbsoluteMaximumRatings绝对最大额定值  SupplyVoltage电源电压(VCC)  -0.5to-7.0V  DCInputVoltageDIRandGpins(VIN)直流输入电压方向和G引脚(输入电压)  -1.5toVCC-1.5V  DCInput/OutputVoltage(VIN,VOUT)直流输入/输出

4、电压  -0.5toVCC-0.5V  ClampDiodeCurrent钳位二极管电流(ICD)  ±20mA  DCOutputCurrent直流输出电流,每个引脚(输出)  ±35mA  DCVCCorGNDCurrent,perpin(ICC)  ±70mA  StorageTemperatureRange储存温度范围(TSTG)  -65℃to-150℃  PowerDissipation(PD)功耗  (Note3)  600mW  S.O.Packageonly  500mW  LeadTemperatur

5、e(TL)(Soldering10seconds)  260℃编辑本段74HC245的作用:信号功率放大。  第1脚DIR,为输入输出端口转换用,DIR=“1”高电平时信号由“A”端输入“B”端输出,DIR=“0”低电平时信号由“B”端输入“A”端输出。第2~9脚“A”信号输入输出端,A1=B1﹑﹑﹑﹑﹑﹑A8=B8,A1与B1是一组,如果DIR=“1”G=“0”则A1输入B1输出,其它类同。如果DIR=“0”G=“0”则B1输入A1输出,其它类同。第11~18脚“B”信号输入输出端,功能与“A”端一样,不在描述。第19

6、脚G,使能端,若该脚为“1”A/B端的信号将不导通,只有为“0”时A/B端才被启用,该脚也就是起到开关的作用第10脚GND,电源地。第20脚VCC,电源正极。  74HC04的作用:6位反相器。第七脚GND,电源地。第14脚步VCC,电源正极信号由A端输入Y端反相输出,A1与Y1为一组,其它类推。例:A1=“1”则Y1=“0”﹑A1=“0”则Y1=“1”,其它组功能一样。  74HC138的作用:八位二进制译十进制译码器。  第8脚GND,电源地。第15脚VCG,电源正极、第1~3脚A﹑B﹑C﹑二进制输入脚。第4~6脚片

7、选信号控制,只有在4﹑5脚为“0”6脚为“1”时,才会被选通,输出受A﹑B﹑C﹑信号控制。其它任何组合方式将不被选通,且Y0~Y7输出全为“1”。通过控制选通脚来级联,使之扩展到十六位。例:G2A=0,G2B=0,G1=1,A=1,B=0,C=0,则YO为“0”Y1~Y7为“1”,  74HC595的作用:LED驱动芯片,8位移位锁存器。  第8脚GND,电源地。第16脚VCC,电源正极第14脚DATA,串行数据输入口,显示数据由此进入,必须有时钟信号的配合才能移入。第13脚EN,使能口,当该引脚上为“1”时QA~QH口

8、全部为“1”,为“0”时QA~QH的输出由输入的数据控制。第12脚STB,锁存口,当输入的数据在传入寄存器后,只有供给一个锁存信号才能将移入的数据送QA~QH口输出。第11脚CLK,时钟口,每一个时钟信号将移入一位数据到寄存器。第10脚SCLR,复位口,只要有复位信号,寄存器内移入的数据将清空,显示屏不用该脚,一般接

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。