电路设计实验三fsk调制解调系统实验

电路设计实验三fsk调制解调系统实验

ID:11052741

大小:103.00 KB

页数:8页

时间:2018-07-09

电路设计实验三fsk调制解调系统实验_第1页
电路设计实验三fsk调制解调系统实验_第2页
电路设计实验三fsk调制解调系统实验_第3页
电路设计实验三fsk调制解调系统实验_第4页
电路设计实验三fsk调制解调系统实验_第5页
资源描述:

《电路设计实验三fsk调制解调系统实验》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库

1、电路设计实验三 FSK调制解调系统实验一、实验目的   l.加深理解FSK调制工作原理及电路组成。   2.加深理解利用锁相环解调FSK的原理和实现方法。二、实验所用仪器   1.+5V、+l2V、-l2V三路直流稳压电源   2.双踪示波器3.通信原理实验箱4.万用表三、实验原理(一)FSK调制电路工作原理                                                              图3-1 FSK调制电原理框图数字调频又可称作移频键控(FSK),它是利用载频频率变化来传递数字信息。这种调制解调方式容易实现,抗噪声和抗衰减性能较强

2、,因此在中低速数据传输系统中得到了较为广泛的应用。本实验电路中,载频频率经过本实验电路分频而得到的两个不同频率的载频信号,则为相位连续的数字调频信号。图3-1为FSK调制器原理框图。图3-2为FSK调制器电路图。      由图3-2可知,输入的基带信号由转换开关K904转接后分成两路,一路控制32KHz的载频,另一路经倒相去控制16KHz的载频。当基带信号为“1”时,模拟开关1打开,模拟开关2关闭,此时输出f1=32KHz,当基带信号为"0"时,模拟开关1关闭,模拟开关2开通。此时输出f2=16KHz,于是可在输出端得到已调的FSK信号。   电路中的两路载频(f1,f2)由

3、内时钟信号发生器产生,经过开关K9Ol,K902送入。两路载频分别经射随、选频滤波、射随、再送至模拟开关U9Ol:A与U90l:B(4066)。(二)FSK解调电路工作原理FSK集成电路模拟锁相环解调器由于性能优越,价格低廉,体积小,所以得到了越来越广泛的应用。FSK集成电路模拟锁相环解调器的工作原理是十分简单的,只要在设计锁相环时,使它锁定在FSK的一个载频f1上,对应输出高电平,而对另一载频f2失锁,对应输出低电平,那么在锁相环路滤波器输出端就可以得到解调的基带信号序列。FSK锁相环解调器中的集成锁相环选用了MCl4046。MCl4046集成电路内有两个数字式鉴相器(PDI

4、、PDII)、一个压控振荡器(VCO),还有输入放大电路等,环路低通滤波器接在集成电路的外部,引脚排列图见3-3所示,引脚功能说明见表3-1所示。                                图3-3 MC14046引脚排列图表3-1:引脚功能说明引脚号符 号功           能1PDO3相位比较器2输出的相位差信号,为上升沿控制逻辑。2PDO1相位比较器1输出的相位差信号,它采用异或门结构,即鉴相特性为PDO1=PDI1⊕PDI2。3PDI2相位比较器输入信号,通常PD为来自VCO的参考信号。4VCOO压控振荡器的输出信号。5INH控制信号输入,若IN

5、H为低电平,则允许VCO工作和源极跟随器输出;若INH为高电平,则相反,电路处于降功耗状态。6CI与第7引脚之间接一电容,以控制VCO的振荡频率。7CI与第6引脚之间接一电容,以控制VCO的振荡频率。8GND接地。  引脚号符 号功           能9VCOI压控振荡器的输入信号。在锁相环路中,通常VCO来自相位差低通滤波器输出,以平均电压控制VCOI的振荡频率,其输出直接(或经分频后)作为参考信号加到相位比较器的输入端。10SFO源极跟随器输出。11R1外接电阻至地,分别控制VCO的最高和最低振荡频率。12R2外接电阻至地,分别控制VCO的最高和最低振荡频率。13PDO

6、2相位比较器输出的三态相位差信号,它采用PDI1、PDI2上升沿控制逻辑。14PDI1相位比较器输入信号,PDI1输入允许将0.1V左右的小信号或方波信号在内部放大并再经过整形电路后,输出至相位比较器。15VI内部独立的齐纳稳压二极管负极,其稳压值V≈5~8V,若与TTL电路匹配时,可以用来作为辅助电源用。16VDD正电源,通常选+5V,或+10V,+15V。 FSK解调器框图如图3-4所示,解调器电路图如图3-5所示。  压控振荡器的中心频率设计在32KHz。图3-5中R1、R2、C1,主要用来确定压控振荡器的振荡频率。R3、C2构成外接低通滤波器,其参数选择要满足环路性能指

7、标的要求。从要求环路能快速捕捉、迅速锁定来看,低通滤波器的通带要宽些;从提高环路的跟踪特性来看,低通滤波器的通带又要窄些。因此电路设计应在满足捕捉时间前提下,尽量减小环路低通滤波器的带宽。   当锁相环锁定时,环路对输入FSK信号中的32KHz载波处于跟踪状态,32KHz载波(正弦波)经输入整形电路后变成矩形载波。此时鉴相器PDII输出端(13脚)为低电平,锁定指示输出(1脚)为高电平,鉴相器PDI输出(2脚)为低电平,PDI输出和锁定指示输出经或非门U903:A(74LS32)和U904:

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。