vhdl信号发生器论文大学论文.doc

vhdl信号发生器论文大学论文.doc

ID:10824728

大小:163.00 KB

页数:11页

时间:2018-07-08

vhdl信号发生器论文大学论文.doc_第1页
vhdl信号发生器论文大学论文.doc_第2页
vhdl信号发生器论文大学论文.doc_第3页
vhdl信号发生器论文大学论文.doc_第4页
vhdl信号发生器论文大学论文.doc_第5页
资源描述:

《vhdl信号发生器论文大学论文.doc》由会员上传分享,免费在线阅读,更多相关内容在学术论文-天天文库

1、学年论文题  目:函数发生器 作  者:  所在学院:信息科学与工程学院  专业年级:电子信息工程14-1班  指导教师: 职  称:          2016年12月28日11目录1.前言....................................................................................32.VHDL语言简介.............................................................................

2、......43.2.设计要求....................................................................................53.1功能....................................................................................53.2要求.........................................................................

3、...........53.3实验器件....................................................................................54.实现思路.....................................................................................64.1设计思路.................................................................

4、...................64.2VHDL语言程序分析.................................................................65.程序设计5.1分频器程序................................................................................75.2三选一选择器.................................................................

5、...........75.3正弦波封装.................................................................................85.4三角波的封装.............................................................................95.5总电路连接图......................................................................

6、......106.结论..................................................................................11111.前言函数信号发生器:能产生某些特定的周期性时间函数波形(正弦波、方波、三角波、锯齿波和脉冲波等)信号,频率范围可从几个微赫到几十兆赫函数信号发生器在电路实验和设备检测中具有十分广泛的用途。例如在通信、广播、电视系统中,都需要射频(高频)发射,这里的射频波就是载波,把音频(低频)、视频信号或脉冲信号运载出去,就需要能够产生高频的振荡器。

7、除供通信、仪表和自动控制系统测试用外,还广泛用于其他非电测量领域。因此设计函数发生器的应用价值是十分广泛的。112.VHDL语言简介VHDL主要用于描述数字系统的结构,行为,功能和接口。除了含有许多具有硬件特征的语句外,VHDL的语言形式和描述风格与句法是十分类似于一般的计算机高级语言。VHDL的程序结构特点是将一项工程设计,或称设计实体(可以是一个元件,一个电路模块或一个系统)分成外部(或称可视部分,及端口)和内部(或称不可视部分),既涉及实体的内部功能和算法完成部分。在对一个设计实体定义了外部界面后,一旦其内部开发完成后,其他

8、的设计就可以直接调用这个实体。这种将设计实体分成内外部分的概念是VHDL系统设计的基本点。特点:VHDL语言能够成为标准化的硬件描述语言并获得广泛应用,它自身必然具有很多其他硬件描述语言所不具备的优点。归纳起来,VHDL语言主要具有以下优点:(1)

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。