欢迎来到天天文库
浏览记录
ID:10772066
大小:2.29 MB
页数:15页
时间:2018-07-08
《多功能数字电子钟-数电课程设计》由会员上传分享,免费在线阅读,更多相关内容在学术论文-天天文库。
1、华南理工大学广州学院电子信息工程学院华南理工大学广州学院数字电路课程设计报告题目:多功能数字电子钟专业:自动化班级:一班姓名:姚楸同组队员:陈杰涛、姚楸、李卓鸿、刘志健、吴壁文、陈孟鹏、黎杰豪、江泉河学号:201130087082日期:2013年1月15华南理工大学广州学院电子信息工程学院一、设计目的为了巩固课本所学知识,培养动手能力和实际解决问题的能力,加深对课堂知识的理解和运用,进一步学习和熟悉各种常用芯片的规格和使用,能掌握电路的组装和基本问题的排除。通过课程设计要实现以下两个目标:一、学生初步掌握电子线路的设计、组装及
2、调试方法。即学生根据设计要求,查阅文献资料,收集、分析类似电路的性能,并通过组装调试等实践活动,使电路达到性能要求;二、课程设计为后续的毕业设计打好基础。毕业设计是系统的工程设计实践,而课程设计的着眼点是让学生开始从理论学习的轨道上逐渐引向实际方面,运用已学过的分析和设计电路的理论知识,逐步掌握工程设计的步骤和方法,同时,课程设计报告的书写,为今后从事技术工作撰写科技报告和技术资料打下基础。二、设计要求和设计指标:a设计一个能显示时、分、秒的数字钟,显示时间从00:00:00到23:59:59;b设计的电路包括产生时基信号,时
3、、分、秒的计时电路,显示电路。c具有校时功能,可以分别对时及分进行单独校时,使其校正到标准时间;d计时过程具有整点报时功能,当时间到达整点前10秒进行蜂鸣报时三、总体框图设计本设计通过555定时器产生1HZ的方波通过加法器进行计数,计数后产生的BCD码通过译码器译码最后通过数码管显示出来。15华南理工大学广州学院电子信息工程学院一、功能模块设计和原理说明1、秒脉冲发生器15华南理工大学广州学院电子信息工程学院秒信号发生电路由集成电路555定时器与RC组成的多谐振荡器构成。555定时器振荡电路是数字钟的核心部分,它的频率和稳定性
4、直接关系到表的精度。因此选择555定时器构成的多谐振荡器,其中电容C1为10微法,C2为0.01微法,两个电阻R1=10KR2=66.5K欧姆。此时在电路的输出端就得到了一个周期性的矩形波,其振荡频率为:f=1.43/[(R1+2R2)C1]2、秒计数译码、译码以及显示部分设计秒计数器为M=60的计数器,即显示00~59,采用中规模集成电路双十进制计数器至少需要2片,因为105、达到0000时,产生上升脉冲送给十位。十位计数至0110时清零。译码芯片使用CD4511BM3、分计数译码、译码以及显示部分设计15华南理工大学广州学院电子信息工程学院分计数器同秒计数器一样为M=60的计数器,即显示00~59,采用中规模集成电路双十进制计数器使用2片,因为106、芯片使用CD4511BM4、时计数译码、译码以及显示部分设计时为二十四进制计数器,显示为00~23,个位仍为十进制,而十位为三进制,但当十进位计到2,而个位计到4时清零,就为二十四进制了。时计数进位类似于分和秒。译码芯片使用CD4511BM.。15华南理工大学广州学院电子信息工程学院5、整点前十秒报时15华南理工大学广州学院电子信息工程学院当时的十位数计数器输出0101,个位数输出1001,秒的十位数输出0101时通过两片四路的与非门74ls20op和一个与门74ls08和一个非门74ls04共同组成一个报时电路。相当于六路与7、门。6、校时电路时校时分校时校时时要对74LS192的5端脚输入高电平,本设计直接使用555定时器产生的方波高电平来触发。一、主要元器件的选择脉冲发生器使用555定时器555定时器成本低,性能可靠,只需要外接几个电阻、电容,就可以实现多谐振荡器产生秒脉冲。15华南理工大学广州学院电子信息工程学院计数器使用74LS19215华南理工大学广州学院电子信息工程学院功能表如下:译码芯片使用CD4511BM15华南理工大学广州学院电子信息工程学院功能表使用了与门74LS0815华南理工大学广州学院电子信息工程学院功能表74LS0415华8、南理工大学广州学院电子信息工程学院功能表74LS20四路与非门功能表数码管使用的是共阴七段数码管15华南理工大学广州学院电子信息工程学院一、总电路图程序说明总电路仿真图通过每两片74LS192构成数字时钟的时模块、分模块、秒模块其中时是24进制的,分和秒是60进制的,秒模块计
5、达到0000时,产生上升脉冲送给十位。十位计数至0110时清零。译码芯片使用CD4511BM3、分计数译码、译码以及显示部分设计15华南理工大学广州学院电子信息工程学院分计数器同秒计数器一样为M=60的计数器,即显示00~59,采用中规模集成电路双十进制计数器使用2片,因为106、芯片使用CD4511BM4、时计数译码、译码以及显示部分设计时为二十四进制计数器,显示为00~23,个位仍为十进制,而十位为三进制,但当十进位计到2,而个位计到4时清零,就为二十四进制了。时计数进位类似于分和秒。译码芯片使用CD4511BM.。15华南理工大学广州学院电子信息工程学院5、整点前十秒报时15华南理工大学广州学院电子信息工程学院当时的十位数计数器输出0101,个位数输出1001,秒的十位数输出0101时通过两片四路的与非门74ls20op和一个与门74ls08和一个非门74ls04共同组成一个报时电路。相当于六路与7、门。6、校时电路时校时分校时校时时要对74LS192的5端脚输入高电平,本设计直接使用555定时器产生的方波高电平来触发。一、主要元器件的选择脉冲发生器使用555定时器555定时器成本低,性能可靠,只需要外接几个电阻、电容,就可以实现多谐振荡器产生秒脉冲。15华南理工大学广州学院电子信息工程学院计数器使用74LS19215华南理工大学广州学院电子信息工程学院功能表如下:译码芯片使用CD4511BM15华南理工大学广州学院电子信息工程学院功能表使用了与门74LS0815华南理工大学广州学院电子信息工程学院功能表74LS0415华8、南理工大学广州学院电子信息工程学院功能表74LS20四路与非门功能表数码管使用的是共阴七段数码管15华南理工大学广州学院电子信息工程学院一、总电路图程序说明总电路仿真图通过每两片74LS192构成数字时钟的时模块、分模块、秒模块其中时是24进制的,分和秒是60进制的,秒模块计
6、芯片使用CD4511BM4、时计数译码、译码以及显示部分设计时为二十四进制计数器,显示为00~23,个位仍为十进制,而十位为三进制,但当十进位计到2,而个位计到4时清零,就为二十四进制了。时计数进位类似于分和秒。译码芯片使用CD4511BM.。15华南理工大学广州学院电子信息工程学院5、整点前十秒报时15华南理工大学广州学院电子信息工程学院当时的十位数计数器输出0101,个位数输出1001,秒的十位数输出0101时通过两片四路的与非门74ls20op和一个与门74ls08和一个非门74ls04共同组成一个报时电路。相当于六路与
7、门。6、校时电路时校时分校时校时时要对74LS192的5端脚输入高电平,本设计直接使用555定时器产生的方波高电平来触发。一、主要元器件的选择脉冲发生器使用555定时器555定时器成本低,性能可靠,只需要外接几个电阻、电容,就可以实现多谐振荡器产生秒脉冲。15华南理工大学广州学院电子信息工程学院计数器使用74LS19215华南理工大学广州学院电子信息工程学院功能表如下:译码芯片使用CD4511BM15华南理工大学广州学院电子信息工程学院功能表使用了与门74LS0815华南理工大学广州学院电子信息工程学院功能表74LS0415华
8、南理工大学广州学院电子信息工程学院功能表74LS20四路与非门功能表数码管使用的是共阴七段数码管15华南理工大学广州学院电子信息工程学院一、总电路图程序说明总电路仿真图通过每两片74LS192构成数字时钟的时模块、分模块、秒模块其中时是24进制的,分和秒是60进制的,秒模块计
此文档下载收益归作者所有