基于fpga任意波形发生器的设计开题报告

基于fpga任意波形发生器的设计开题报告

ID:10705226

大小:56.00 KB

页数:5页

时间:2018-07-07

基于fpga任意波形发生器的设计开题报告_第1页
基于fpga任意波形发生器的设计开题报告_第2页
基于fpga任意波形发生器的设计开题报告_第3页
基于fpga任意波形发生器的设计开题报告_第4页
基于fpga任意波形发生器的设计开题报告_第5页
资源描述:

《基于fpga任意波形发生器的设计开题报告》由会员上传分享,免费在线阅读,更多相关内容在学术论文-天天文库

1、武汉工业学院毕业设计(论文)开题报告2013届毕业设计(论文)题目基于单片机的数字时钟设计院(系)电气信息工程系专业名称通信工程学生姓名吴松学生学号090408508指导教师甘露武汉工业学院学生毕业设计(论文)开题报告表课题名称基于FPGA的波形发生器的设计与实现课题类型毕业设计课题来源自拟课题导师甘露学生姓名吴松学号090408508专业通信工程一.设计背景:随着科学技术的日新月异的发展,各种各样的电子产品也正在逐步向着高精尖技术发展。电子技术广泛的应用于工业、农业、交通运输、航天航空、国防建设等国民经济的诸多领域中,数字电子技术已

2、经广泛渗透到了人们生活的各个层面,信号发生器是一种常用的信号源,广泛应用于电子电路、自动控制和科学试验等领域。它是一种为电子测量和计量工作提供符合严格技术要求的电信号设备。因此,信号发生器和示波器、电压表、频率计等仪器一样是最普通、最基本的,也是应用最广泛的电子设备之一,几乎所有的电参量的测量都需要用到信号发生器。传统通信信号发生器信号的产生使用模拟方法,体积大、设备笨重、成本高、功耗大、可靠性差,且精度不高。为了避免传统通信信号发生器的信号发生技术带来的诸多不便同时随着数字信号处理和集成电路技术的发展,DDS(直接数字频率合成Dir

3、ectDigitalSynthesizer)技术被广泛的应用到信号发生器的发生和制作当中。【3】但是,为了迎合大部分普通用户以及适应市场需求,绝大多数的DDS集成芯片只能产生传统正弦波、矩形波、三角波等常用周期波形的信号发生器,并且利用DDS集成芯片来产生的信号具有系统不易扩展、输出信号的带宽不易提高、成本高及可靠性低等缺点。FPGA(FieldProgrammableGateArray,现场可编程门阵列)器件具有高速、高可靠性和现场可编程等优点,已应用于数字电路设计、微处理器系统、DSP、通信及ASIC设计等不同的科技领域,因此利用

4、FPGA设计信号发生器具有相当高的优越性和非常广阔的应用前景。基于以上分析,本设计拟在DDS技术工作原理的基础上,利用FPGA的灵活性(现场可编程)来实现信号发生器的产生。这种设计方法不仅可以输出用户需要的任意波形,同时可以通过更改信号发生器与计算机的通信接口来拓展端口地址空间,增加数据位数,提高频率分辨率的精度,增加信号源输出波形种类等各方面性能指标,而且该系统工作稳定、可靠性高、成本低,并具有较好的参考与实用价值。2.fpga以硬件描述语言(Verilog或VHDL)所完成的电路设计,可以经过简单的综合与布局,快速的烧录至FPGA

5、上进行测试,是现代IC设计验证的技术主流。这些可编辑元件可以被用来实现一些基本的逻辑门电路(比如AND、OR、XOR、NOT)或者更复杂一些的组合功能比如解码器或数学方程式。在大多数的FPGA里面,这些可编辑的元件里也包含记忆元件例如触发器(Flip-flop)或者其他更加完整的记忆块。系统设计师可以根据需要通过可编辑的连接把FPGA内部的逻辑块连接起来,就好像一个电路试验板被放在了一个芯片里。一个出厂后的成品FPGA的逻辑块和连接可以按照设计者而改变,所以FPGA可以完成所需要的逻辑功能。FPGA一般来说比ASIC(专用集成芯片)的

6、速度要慢,无法完成复杂的设计,但是功耗较低。但是他们也有很多的优点比如可以快速成品,可以被修改来改正程序中的错误和更便宜的造价。厂商也可能会提供便宜的但是编辑能力差的FPGA。因为这些芯片有比较差的可编辑能力,所以这些设计的开发是在普通的FPGA上完成的,然后将设计转移到一个类似于ASIC的芯片上。另外一种方法是用CPLD(复杂可编程逻辑器件备)。3.maxplus2仿真软件是Altera公司推出的的第三代PLD开发系统(Altera第四代PLD开发系统被称为:Quartus,主要用于设计6万-100万门的大规模CPLD/FPGA).

7、使用MAX+PLUSII的设计者不需精通器件内部的复杂结构。设计者可以用自己熟悉的设计工具(如原理图输入或硬件描述语言)建立设计,MAX+PLUSII把这些设计转自动换成最终所需的格式。其设计速度非常快。对于一般几千门的电路设计,使用MAX+PLUSII,从设计输入到器件编程完毕,用户拿到设计好的逻辑电路,大约只需几小时。设计处理一般在数分钟内内完成。特别是在原理图输入等方面,Maxplus2被公认为是最易使用,人机界面最友善的PLD开发软件,特别适合初学者使用。二.设计的目的、要求:本设计,在保证硬件电路功能的前提下,使电路模块化以

8、方便设计和管理。整个系统组成以FPGA芯片为核心,配以必要的外围电路组成。外围电路主要分为控制电路和数据处理电路两部分,完成显示信息以及控制波形数据的模块输出等功能。因此,针对以上问题,本设计的工作拟包括以下几个部分:1

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。