基于dsp平台的数字视频源的系统设计

基于dsp平台的数字视频源的系统设计

ID:10642379

大小:58.00 KB

页数:5页

时间:2018-07-07

基于dsp平台的数字视频源的系统设计_第1页
基于dsp平台的数字视频源的系统设计_第2页
基于dsp平台的数字视频源的系统设计_第3页
基于dsp平台的数字视频源的系统设计_第4页
基于dsp平台的数字视频源的系统设计_第5页
资源描述:

《基于dsp平台的数字视频源的系统设计》由会员上传分享,免费在线阅读,更多相关内容在工程资料-天天文库

1、基于DSP平台的数字视频源的系统设计

2、第1摘 要:本文提出了一种基于TIDSK6711平台的将模拟视频进行数字化处理的系统设计方案,其中视频解码模块完成复合视频信号数字化,音频A/D模块完成语音信号数字化,同时采用大容量的SDRAM存储器作为帧缓存,用FPGA完成其控制接口,整个系统以DSK6711为核心构成数据处理单元,此系统可以完成电视图像信号的去隔行扫描转换﹑低分辨率向高分辨率转换等视频信号处理,也可以进行实时视频和音频数据压缩处理。  关键字:数字电视NTSC去隔行扫描视频压缩DSPFPGADesigningDigitalVideoD

3、ecoderBasedonDSPZHOUXiaoboYINHanchunXIAJunTANGYongming(DisplayTechnologyRDCenter,DepartmentofElectronicEngineering,SoutheastUniversity,Nanjing210096,P.R.China)  ABSTRACT:Inthispaper,asystemicdesignofthedigitalvideodecoderbasedonTIDSK6711ispresented.Inoduleandtheaudioanalogs

4、ignalodule.HighcapacitySDRAMmemorye,theinterfaceoftheSDRAMcanbeappliedtodigitalvideoprocessingsuchasde-interlacing,resolutionconvert,andrealtimevideoaudiopression.  KEYS320C6711B作为核心处理器,在板扩展2个16Mbit的SDRAM,一个音频解码与编码电路,通过HPI接口与PC机相连接,是软件进行实时调试和数据交换的通讯接口。TMS320C6711B是一款浮点DSP芯片

5、,其片外时钟频率可以达到150M,其体系结构采用甚长指令字(VLIIPs。  DSK6711开发板提供了音频信号处理的DSP硬件平台,为了适应不同系统用户的要求,TI为其设计了一种接口标准(EMIF和外设接口),专门用于第三方用户开发DSK6711的子板以适应不同的应用场合。EMIF兼容8bit/16bit/32bit的异步存储器和同步存储器,20根地址线和独立的字节读写使能信号,两组独立的片选信号﹑读信号﹑写信号分别控制两个不同的存储器,每个存储器的最大容量可达到128Mbit。外设接口提供了2个多通道串口MCBSP,2个计数器,2个通用I

6、O口和CPU的中断信号。  2)视频采集(PCB2)  模拟视频信号中不仅包含图像信号,还包含行同步、行消隐、场同步、场消隐等信号。视频解码的目的就是将复合视频、YC分量等模拟视频信号进行AD转换以获取图像的数字信号,同时提取其中的同步和时钟信号。Philips公司的视频解码芯片SAA7111a,支持对NTSC和PAL制视频信号的自动转换,自动进行50/60Hz场频的检测,可对NTSC、PAL、SECAM制式视频信号的亮度和色度进行处理。它拥有4路模拟输入﹑4路复合视频(CVBS)或2路YC或1路YC和2路CVBS输入。可设置CVBS或YC通

7、道为静态增益控制或自动增益控制(AGC)。拥有2路亮度和色度梳状滤波器,可对亮度、对比度、光圈和饱和度进行控制。可支持以下输出格式:4:2:2(16位)﹑4:2:2(CCIR6018位)﹑4:1:1(12位)YUV格式或8:8:8(24位)﹑5:6:5(16位)RGB格式。这种多格式的数据总线形式为设计者提供了灵活的选择空间。500)this.style.ouseg(this)">  3)视频存储显示子卡(PCB3)  视频存储显示子卡建立DSK6711的标准接口的基础之上,由一块大容量逻辑控制FPGA芯片,多帧视频存储电路,以及视频(VGA

8、)编码电路组成,并带有模拟视频采集板的数字输入接口和数字视频信号输出接口。既可作为多种不同系统核心软件的开发使用,也可直接应用于数字化电视接收机。逻辑控制FPGA主芯片采用ALTERA的EP20K160EFC484-2X。EP20K160E逻辑门多达40万系统门,LE单元6400个,可定义IO口316个,宏单元640个,内嵌80K的RAM,片内集成两个锁相环(PLL),可以完全满足对视频存储控制和某些视频图像处理的要求。FPGA逻辑控制芯片主要完成对SDRAM﹑DSK6711的EMIF﹑视频输入﹑视频输出的逻辑控制。  SDRAM选用现代半导

9、体公司的HY57V641620HG同步动态存储器,同步时钟频率达到133M,其存储容量为64Mbit,数据总线宽度16bit。可以存放多达8帧的分辨率为﹑Y:U:V

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。