mpeg4音、视频编码芯片ime6400及其应用

mpeg4音、视频编码芯片ime6400及其应用

ID:10590676

大小:60.00 KB

页数:6页

时间:2018-07-07

mpeg4音、视频编码芯片ime6400及其应用_第1页
mpeg4音、视频编码芯片ime6400及其应用_第2页
mpeg4音、视频编码芯片ime6400及其应用_第3页
mpeg4音、视频编码芯片ime6400及其应用_第4页
mpeg4音、视频编码芯片ime6400及其应用_第5页
资源描述:

《mpeg4音、视频编码芯片ime6400及其应用》由会员上传分享,免费在线阅读,更多相关内容在工程资料-天天文库

1、MPEG4音、视频编码芯片IME6400及其应用

2、第1关键词:MPEG4;IME6400;嵌入式系统;编码器1概述MPEG4是运动图像专家组(MovingPictureExpertGroup)标准系列中的一员,是国际标准化组织为多媒体通信制定的一种解决方案。MPEG4的主要特点是对图像中的内容进行编码。它比MPEG2编码具有更多的优点。为此,韩国INTiME公司推出可支持MPEG4标准编码方案的集成电路芯片IME6400,从而引发人们开始研究利用该集成电路来提升监控系统的速度和性能。本文结合IME6400在嵌入式系统下的应用对该芯片进行了简要介绍。2IME6400的性能特点

3、IME6400是一片采用240脚PQFP封装的多通道数字音、视频编码系统级芯片,该芯片可以支持MPEG4/2/1视频压缩编码标准;同时支持I、P和B帧压缩。其图像大小可以编程设定,最大尺寸可达2048×2048;码率可以支持固定和可变码率压缩,并且支持动态检测。IME6400可支持48/44.1/32/24/22.05/16kHz音频采样。它的同步串行接口为可选的外部音频DSP。而外部接口则用32-Bit来同步DRAM总线接口和8/16Bit的外部HOST接口。另外IME6400需要27MHz的外部时钟。3IME6400主要引脚功能3.1SDRAM引脚IME6400中的S

4、DRAM接口能支持32bit同步DRAM总线接口。根据不同的需要可选用4Mbits到64Mbits不同大小的SDRAM。当需支持高分辨率、MPEG4编码时,其最小的SDRAM大小应为32Mbits。SDRAM接口的主要引脚功能如下:DD[31:0]:SDRAM数据总线。DA[14:0]:SDRAM地址总线,其中DA[14:13]和SDRAM的BANK[1:0]连接。DNWE:SDRAM的写使能信号端,低有效。DNCS:SDRAM的片选信号,低有效。DQM:SDRAM数据的输入/输出mask使能。NRAS:SDRAM行地址选通端,低有效。NCAS:SDRAM列地址选通端,低有

5、效。CKE:时钟使能信号端,高有效。CKO:外部的SDRAM时钟输出端。从SDRAM读写数据时应从它的上升沿采样。3.2视频信号引脚IME6400芯片可对CCIR-601接口的数字视频信号进行编码。对于从摄像头或者播放设备来的模拟视频信号,则需要先进行A/D采样,以将其变成所需要的信号格式。视频信号接口引脚的功能描述如下:VD[15:0]:数字YUV信号输入端。VSYNC:垂直同步信号,它的活动极性是可以编程设定的,默认为高有效。HSYNC:水平同步信号,高有效。DVALID:视频信号有效指示端。当其为低时,表示视频数据无效;而当其为高时,表示输入视频数据有效。PCLK:点

6、时钟输入,输入的视频数据在时钟的上升沿被采样。这个时钟应当由外部的视频A/D芯片提供。因为IME6400只支持16bits视频接口,所以应当提供13.5MHz的时钟频率。FIELD:奇偶指示端。3.3静态内存引脚由于IME6400是基于一个CPU的内核,所以上电初始化必须从ROM启动。IME6400的启动有两种方式,一种是通过内部ROM,一种是通过静态内存接口外接ROM来引导。推荐使用外接ROM来引导IME6400的初始化。这个接口的引脚功能如下:ADR[16:0]:静态内存地址总线。DATA[7:0]:静态内存数据总线。NRST:主芯片复位信号,低有效。MCLK:主芯片时

7、钟输入端,不同的频率对应不同的分辨率,当其接高分辨时,应接27MHz时钟,此时图像尺寸可以为640×480、720×480、768×576等,帧率为25~30帧/秒。RADR[1:0]:ROM低地址信号。RNOE:ROM数据输出使能信号端,低有效。EXTBOOT:该端接低时芯片从内部ROM引导启动;接高时芯片从外部ROM引导启动。SNOE:SRAM数据输出使能信号端,低有效。SNWE:SRAN数据写使能信号端,低有效。GPIO[7:0]:可编程引脚。3.4I2C接口引脚IME6400可以作为I2C的主设备来对视频A/D芯片的内部寄存器进行配置以管理视频A/D芯片。I2C

8、接口引脚功能如下:IICSDA:I2C串行数据端。IICSCL:I2C串行时钟输出端。3.5外部HOST接口引脚这个接口引脚功能如下:MODE[1:0]:外部HOST接口模式选择端具体选择方式如表1所列。有四种模式可供选择,本文设计的系统选用同步BURST模式1。表1外部HOST接口模式选择表模式MODE[1:0]CPU同步BURST模式000PLX9050/9080同步BURST模式101MPC850/860同步BURST模式210CYPRESSEZ-USB异步SINGLE模式11INTELMCUBW:外部HO

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。