威盛asic笔试题及心得

威盛asic笔试题及心得

ID:10473814

大小:54.50 KB

页数:3页

时间:2018-07-06

威盛asic笔试题及心得  _第1页
威盛asic笔试题及心得  _第2页
威盛asic笔试题及心得  _第3页
资源描述:

《威盛asic笔试题及心得 》由会员上传分享,免费在线阅读,更多相关内容在工程资料-天天文库

1、威盛ASIC笔试题及心得1、用给出的一些门电路,搭出表达式output=en_try?ennomask:en这一表达式entry,en,nomask是输入2、给出电路,将时钟域1的脉冲传到时钟域2,两个时钟域的关系未知3、给出三分频的电路4、用pmos和nmos表示F=AB+CD(表达式与原题有点出入,记不清了,大概就这个意思)5、两段verilog程序,判断哪一段会产生latch,并修改6、给出了电路图,问在做DFT测试时可能产生什么问题,并修改7、给了张电路图,是功放与D触发器相连,问如何减少功耗(这个我一点都不懂)8、触发器S1、组合电

2、路C1、触发器S2、组合电路C2依次相连,问的是时延、时钟等之间的关系(是不是要考虑hold,setup时间呢?)9、这个实在想不出了:(10、用方块表示cpu,硬盘,显卡,南桥(iobridge),北桥(memorybridge),usb控制器,键盘,内存,画出计算机的结构。11、关于计算机内存页面管理的东西,画图示意虚拟地址与物理地址的关系,简单介绍块表可怜我都不会做贴贴题目积攒一下rp,祝xdjm们好运先说说题目吧第一题:给你一堆逻辑门再给你一个逻辑表达式,让你用这些门实现这个表达式第二题:关于时钟域的,要求把一个时钟域中的信号传递到另

3、外一个时钟域中第三题:画出三分频1:1的电路图第四题:用pmos和nmos搭出一个表达式,表达式中只有与和或第五题:两个verilog代码,问哪个编译的时候会产生latch,如何修改才能去掉第六题:给你个逻辑电路图,问会有什么问题,该如何修改第七题:给一个电路图,问如何修改才能使功耗最低,但功能不变第八题:给一个电路图,两个flip-flop,两个逻辑门窜联,输出信号反馈回来已知门的延时和flip-flop所加时钟的skeindelay和maxdelay时我们要考虑的关键时序问题。(前者我考虑的是建立时间和保持时间是否满足时序要求,后者我考虑

4、组合逻辑延时问题,并说明可以用流水线解决。不一定对或者全面,大家讨论)。6.有关fifo的问题。给出波形,考查fifo的概念。以及fifo数据宽度分别为64bits和128bits时的层数。(此题如果设计过fifo估计就比较简单了,我凭感觉做的答案,就不写了,免得大家见笑啊呵呵)做完以上的题目时,我就剩下十分钟了,第七题和第十题都是英文的,估计我看懂也要用5分钟,索性不做了,呵呵!哪位大侠做了,就想想,发个贴子。回忆这次笔试经历,我分配时间缺乏经验,时间弄得很紧张。准备也不够充分,看到以往的笔试题,感觉比较简单,等我亲自上考场。才发现不是那么

5、回事。进入威盛,对于我来说也许成为泡影,但我相信自己仍然有机会!!!相关时间:2005-10-29威盛笔试整得象高考一样,全国13个城市同时开始考,上下午分别针对北京,上海,杭州三个研发中心考了3场。我报了北京和上海的三个职位,考了两场,做了3套题目。上午9点的是北京LogicDesign职位的一场,一共11道题,这个放在后面介绍北京via的时候再述,这篇集中讲vias3。下午1点考上海研发中心,考了前端ASICDesign和Verification两套题目:前端ASICdesign:1。neashos和nmos搭电路,Z=AB

6、CD.5。给

7、两段代码,问哪个有latch,消除之6。给了个电路图,问dft时会不会有问题,如何改之7。一个en控制输入新值或保持的DFF电路,要求修改其为一个降低功耗的实现,保持功能不变。8。给出2个DFF叫2个组合逻辑的电路,已知clkskee满足的公式和电路最大频率。9.。a+b+c+d,设计电路使之最快,第一问是a,b,c,d延迟相同,第二问是a延迟最大10。画出CPU+memory+AGP+北桥bridge,加南桥bridge+硬盘+USB+键盘的框图。11。虚拟地址到物理地址的转换,TLB概念比上午的简单,时间也宽裕,70min做完,除了第二道

8、没看明白就写了一点相关的东西外,其他都应该对了。做完第一套题发现原来还有verification的题,继续做之:1。verilog实现两分频。2。3。两段veriloginitial代码,一个是用=一个是用<=的,画波形。4。5。松散结构和紧密结构计算机系统?没看懂题目6。cache映射策略及其优劣。VIA笔试----Asic部分1。一个四级的Mux,其中第二级信号为关键信号如何改善timing2.一个状态机的题目用verilog实现不过这个状态机话的实在比较差很容易误解的3.卡诺图写出逻辑表达使...4.用逻辑们画出D触发器5.给出某

9、个一般时序电路的图,有Tsetup,Tdelay,Tck->q,还有clock的delay,写出决定最大时钟的因素同时给出表达式6。c语言实现统计某个cell

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。