1同步与过程控制 在通常的数据采集系统中,测量过程是通过对A/D变换器的控制来实现的。但对于一个高速采集系统而言,这种方法有局限性。因为高速A/D建立稳定的工作状态需要"> 1同步与过程控制 在通常的数据采集系统中,测量过程是通过对A/D变换器的控制来实现的。但对于一个高速采集系统而言,这种方法有局限性。因为高速A/D建立稳定的工作状态需要" />
基于dsp的高速数据采集与处理系统

基于dsp的高速数据采集与处理系统

ID:10326841

大小:57.00 KB

页数:4页

时间:2018-07-06

基于dsp的高速数据采集与处理系统_第1页
基于dsp的高速数据采集与处理系统_第2页
基于dsp的高速数据采集与处理系统_第3页
基于dsp的高速数据采集与处理系统_第4页
资源描述:

《基于dsp的高速数据采集与处理系统》由会员上传分享,免费在线阅读,更多相关内容在工程资料-天天文库

1、基于DSP的高速数据采集与处理系统

2、第1lunouseg(this)">1同步与过程控制 在通常的数据采集系统中,测量过程是通过对A/D变换器的控制来实现的。但对于一个高速采集系统而言,这种方法有局限性。因为高速A/D建立稳定的工作状态需要相当长时间,频繁的改变A/D的工作状态会影响测量的精度,严重时会造成信号的失真。在本设计方案中,同步命令并不直接作用于高速A/D。自通电时起,A/D和时钟电路始终处于工作状态,同步命令通过对高速FIFO的写入端的控制,即允许或禁止对FIFO写入,实现对采样数据的取舍。与A/D相比,高速FIFO的写有效时间为3ns,对同步和

3、过程控制更为有利。一次完整的测量过程是从DSP发出同步命令开始的。同步命令一方面触发发射机工作,另一方面允许对FIFO写入,对采样的数据进行存储。当存储的数据到达预定的数量时,FIFO的特定状态位置位,引发DSP外部中断。在中断服务程序中,DSP禁止对FIFO写入、中断数据的存储,同时复位该状态位。然后读取数据,待完成数据处理过程之后,DSP对FIFO复位清零。此即完成一次测量。2高速A/D转换器高速A/D转换器选用AD9432,采样位数12位,最高采样速率105MHz,模拟带宽500MHz,差分信号输入,差分外部时钟,片内带有输入缓存和采样/保持器,12位

4、并行数据输出,52引脚LQFP封装。由于AD9432要求差分输入形式,因此对于单端输入信号必须经过图2所示的信号调理电路变换为差分形式。图中,AD8138为差分输出的高精度运算放大器。500)this.style.ouseg(this)">时钟对于一个高速数据采集系统而言是十分重要的。在最高采样频率下,为了保证测量的精度,AD9432要求时钟波形的上升沿和下降沿小于2ns,这样的标准在TTL逻辑下难以实现,但利用ECL器件可以有效地解决此问题,图3为差分时钟电路。需要说明的是:ECL器件的驱动能力有限,一路差分时钟输出一般只供一个器件使用。500)this.

5、style.ouseg(this)">3高速缓存FIFO高速缓存是系统中的一个关键环节,根据系统的需求我们选用CY7C4245。CY7C4245是高速、低功耗4K×18FIFO存储器,读写周期为10ns,具有独立的18位输入、输出接口和读、写时钟信号,可以实现同步读写操作。CY7C4245提供五种状态指示:Empty、AlmostEmpty、HalfFull、AlmostFull、Full,分别代表当前数据存储的深度。其中AlmostEmpty和AlmostFull为可编程空满状态位,可根据系统的需求对存储进行设定。FIFO的状态信息代表了已采样的点数,当采

6、样点数达到预期的数量时,相应的状态位置位,触发DSP的外部中断,中止测量过程,由DSP读取数据进行处理。4DSP处理器4.1TMS320F206的特点DSP是整个采集系统的核心,本文中选用TMS320F206。该产品属于TI公司采用CMOS集成电路技术生产的TMS320C2XX系列,设计结构及其汇编指令集与TMS320C5X相兼容,其主要特点如下:(1)运算速度可以达到40MIPS;(2)4.5K片内RAM和32K片内FLASH存储器;(3)32位算术逻辑单元和32位累加器;(4)16位地址总线和16位数据总线;(5)具有一个异步串行通讯接口和一个同步串行通

7、讯接口,异步串行口具有波特率自动检测功能;(6)价格低廉。4.2数字信号处理数字信号处理是DSP应用的主要方面。DSP所提供的数学运算能力和运算速度远远高于单片机,具有更为丰富的指令集和更大的内存空间,可以实现较为复杂的数学算法。DSP首先要完成数制转换,AD9432的量程为-500mV~+500mV。对于负电平,采样数据以二进制补码的形式输出,需将12位补码转换为16位二进制整数;更为重要的是DSP要实现系统所要求的数字信号处理算法,如快速维纳滤波、FFT等。5数据通讯5.1异步串行通讯数据采集系统与主控计算机之间的数据交换采用异步串行通讯方式。TMS32

8、0F206带有一个异步串行通讯端口,在40MHz外频条件下,最高传输速率达到2.5Mbit/s。发送和接收使用独立的缓冲区,可以实现全双工工作方式,异步串行口的工作框图如图4所示。500)this.style.ouseg(this)">其中,AXSR为异步串行发送移位寄存器;ARSR为异步串行接收移位寄存器;ADTR为异步数据发送接收寄存器,TXRXINT为发送接收中断(硬件中断)。此外,TMS320F206有一个同步串行口,用于多机并行工作方式下DSP之间的数据交换。在40MHz外频时,其最高传输速率为20Mbit/s。5.2波特率设置TMS320F206

9、有一个16位寄存器BRD用于设定异步串行通讯所使用的

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。