dsp课后复习题及答案

dsp课后复习题及答案

ID:1009631

大小:29.26 KB

页数:7页

时间:2017-11-06

dsp课后复习题及答案_第1页
dsp课后复习题及答案_第2页
dsp课后复习题及答案_第3页
dsp课后复习题及答案_第4页
dsp课后复习题及答案_第5页
资源描述:

《dsp课后复习题及答案》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、1、DSP应用系统模型包括哪些主要部分?抗混叠滤波、A/D转换、DSP芯片、平滑滤波DSP系统特点:精度高、可靠性强、集成度高、接口方便、灵活性好、保密性好、时分复用选择DSP芯片的依据:考虑成本、供货能力、技术支持、开发系统、体积、功耗、工作环境温度。DSP为了降低功耗采取了哪些措施?双电压供电、多种工作模式2、DSP芯片在提高芯片运算速度方面采用了哪些措施1.针对DSP运算多采用乘加运算的特点,大多采用了单个指令周期实现乘加运算的处理技术2.单周期实现多个运算单元并行处理3.各种数据搬运的工作可交由DMA处理,无需CPU干涉4.提供针对高级数学运算(指数、开方、FFT等)的库函数3、TSM

2、320c54x芯片存储器采用什么结构?有何特点?TSM320c54x芯片存储器采用哈弗结构 特点:将程序和数据存储在不同的存储空间,即程序存储器和数据存储器是两个相互独立的存储器,每个存储器独立编址,独立访问4、TSM320C54x芯片的总线有哪些?他们各自的作用和区别是什么?1)程序总线(PB)C54x用1条程序总线传送取自程序存储器的指令代码和立即数操作数2)数据总线(CB、DB和EB)C54x用3条数据总线将内部各单元连接在一起3)地址总线(PAB、CAB、DAB和EAB)C54x用4条地址总线传送执行指令所需的地址5、累加器A和B的作用是什么?他们有何区别?累加器A和B都可以配置成乘法

3、器/加法器或ALU的目的寄存器。区别:累加器A的31~16位能被用作乘法—累加单元中的乘法器输入,而累加器B不能6、TSM320C45x的总储存空间为多少?可分为哪三类?他们的大小是多少?TSM320C45x的总储存空间为192K 可分为64Kd的程序存储空间64K的数据存储空间和64K的I/O空间7、试述三种存储空间的各自作用是什么?程序存储空间用于存放要执行的指令和指令执行中所用的系数表数据存储空间存放执行指令所要用的数据I/O空间与存储器映象外围设备相连接,也可以作为附加的数据存储空间所用8、定时器由哪些寄存器组成?它们是如何工作的?定时器由定时器寄存器(TIM)、定时器周期寄存器(PR

4、D)和定时器控制器寄存器(TCR) TIM是一减1计数器PRD中存放时间常数TCR中包含有定时器的控制位和状态位9、C45x有哪几种串行口?标准同步串口有哪些部分组成?它们是如何工作的?标准同步串行口(SP)、缓冲同步串行口(BSP)、多路缓冲串口(McB-SP)时分多路串行口(TDM)。标准同步串行口:1、数据接收寄存器(DRR):16位存储器映像数据接收寄存器,用来保存来自RSR寄存器并写到数据总线的输入数据。复位时,DRR被清除2、数据发送寄存器(DXR):16位存储器映像数据发送寄存器,用来保存来自数据总线并将要加载到XIR的外部串行数据。复位时,DXR被清除。3、串行接口控制器(SP

5、C):16位存储映像串行接口控制器,用来保存串行接口的模式控制和状态位。4、数据接收移位寄存器(RSR):16位数据接收移位寄存器,用来保存来自串行数据接收(DR)引脚的输入数据,并控制数据到DRR的传输5、数据发送移位寄存器(XSR):16位数据发送移位寄存器,用来控制来自DXR的外部数据的传输,并保存将要发送到串行数据发送引脚的数据。10、带延迟的分支转移与不带延迟的分支转移指令有何差异?延迟分支转移指令允许其后面的2个单周期指令执行完毕,因此采用延迟分支转移可以节省2个机器周期。11、使用循环寻址时,必须遵循的3个原则是什么?1、把循环缓冲区的首地址放在符合上述算法的N的边界地址上2、使

6、用一个小于或等于缓冲区大小的步长3、在开始寻址前,辅助寄存器必须指向循环缓冲区内的一个元素12、TSM320C45x的指令集包含了哪几种基本类型的操作?数据传送指令、算术运算指令、逻辑运算指令、程序控制指令、并行操作指令和重复操作指令13、TSM320C45x的CPU主要包括哪些部分?他们的功能是?40位算术逻辑运算单元(ALU)(完成宽范围的算术逻辑运算)、40位累加器A和B(用于存放从ALU或乘/加单元输出的数据,也能输出数据到ALU或乘/加单元)、移位-16~30位的桶行移位寄存器(对输入数据进行0到31位左移和0到16位的右移)、乘法器/加法器单元(可在一个指令周期里完成17*17位的

7、进制补码乘法运算,也可在一个流水线状态周期内完成一个乘法累加运算)、比较和选择及存储单元(专门用于快速执行Viterbi算法的特殊硬件)、指数编码器(求累加器中数的指数值)、CPU状态和控制寄存器。14、DSP采用多处理单元结构有何好处?DSP在进行连续的乘加运算时,每一次乘加运算都是单周期的。这种多处理单元结构特别适用于FIR和IIR滤波器,提高运算速度15、ST0、ST1、PMST的作用?它们

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。