资源描述:
《单片机数字钟电路.doc》由会员上传分享,免费在线阅读,更多相关内容在应用文档-天天文库。
1、目录一、设计要求2二、设计步骤21、整体框图:22、各部分组成及器件2三、单元电路设计31、仪器介绍3(1)、方波发生器3(2)、十进制计数器74LS1603(3)、七段显示译码器74LS2474(4)、74LS393分频器52、六十进制分、秒电路73、时电路74、整机电路及工作原理8五、总结9六、参考资料9一、设计要求设计一带有时间校准和时间显示的数字钟电路,能显示时、分、秒。二、设计步骤1、整体框图:时显示时显示分显示分显示秒显示秒显示显示译码器显示译码器显示译码器显示译码器显示译码器显示译码器24进制时计数24进制
2、时计数60进制时计数60进制时计数60进制时计数60进制时计数分频器方波发生器2、各部分组成及器件1.方波发生器有石英晶片(32768Hz)与74LS04电阻、电容组成。2.两片74LS393共四组四位二进制计数器级联成五位二进制计数器,对f0进行2^15分频,得秒信号327682^15=1Hz。3.六片74LS160构成秒、分、时计数器。4.六片74LS247共阳极LED七段显示译码器/驱动器。5.六片LED七段数码显示管共阳极工作方式,每段发光二极管接一限流电阻。6.开关、与非门组成的时分秒接时电路。三、单元电路设
3、计1、仪器介绍(1)、方波发生器由石英晶片(32768Hz)与74LS04电阻、电容组成,如图(1)(2)、十进制计数器74LS160当置数端为低电平,清零端为高电平时,电路工作在预置数状态;当置数端及清零端都为高电平而ER=0,ET=1时,电路工作在保持状态;当置数及清零端为高电平而且EP=ET=0时,电路工作在计数状态。74LS160的功能(3)、七段显示译码器74LS247七段显示译码器的主要功能是把8421BCD码译成对应于数码管的7个字段信号,驱动数码管,显示出相应的十进制数码。
4、 74LS247引脚图74LS247功能表引脚图中A3,A2,A1,A0是8421BCD码的4位输人信号,a,b,c,d,e,f,g是七段译码输出信号,LT,RBI,BI为控制端。部分连接如图(3)所示: 图(3) 74LS247和半导体数码管的连接图灯测试输人端LT:当LT=0,BI=1时,无论A3~A0为何种状态,a,b,c,d,e,f,g的状态均为0,数码管七段全亮,显示“8”字形,用以检查七段显示器各字段是否能正常工作。灭零输入端RBI:当RBI=0时,且LT=1,BI=0时,若A3~A0的状态均为0,则所有光
5、段均灭,在数字显示中用以熄灭不必要的0。例如,显示0021,21前面的两个0是多余的,可以通过在对应位加灭零信号(RBI=0)的方法去掉多余的零。灭灯输人/灭零输出端BI:当BI=0时,无论LT,RBI及数码输人A3~A0状态如何,输出a,b,c,d,e,f,g均为1,七段全灭,不显示数字;当BI=1时,显示译码器正常工作。(4)、74LS393分频器双4位二进制计数器(异步清零)异步清零端(1clear,2clear)为高电平时,不管时钟端1A,2A状态如何,即可以完成清除功能。当1clear,2clear为低电平时,
6、在1A,2A脉冲下降沿作用下进行计数操作。引出端符号:1A、2A时钟输入端(下降沿有效)1clear,2clear异步清零端1Qa~1Qd、2Qa~2Qb输出端外接管腿图:74ls393的功能表如下:输入输出QDQCQBQA0LLLL1LLLH2LLHL3LLHH4LLL5LLLH6LHHL7LHHH8LLLL9HLLH10HLHL11HLHH12HHLL13HHLH14HHHL15HHHH2、六十进制分、秒电路3、时电路4、整机电路及工作原理五、总结六、参考资料