晶振电容电阻的作用.doc

晶振电容电阻的作用.doc

ID:59185972

大小:13.00 KB

页数:1页

时间:2020-09-10

晶振电容电阻的作用.doc_第1页
资源描述:

《晶振电容电阻的作用.doc》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、晶体元件的负载电容是指在电路中跨接晶体两端的总的外界有效电容。是指晶振要正常震荡所需要的电容。一般外接电容,是为了使晶振两端的等效电容等于或接近负载电容。要求高的场合还要考虑ic输入端的对地电容。应用时一般在给出负载电容值附近调整可以得到精确频率。此电容的大小主要影响负载谐振频率和等效负载谐振电阻。"V)w7t.Y"B9^;Q!L9B/h&H1v'j      晶振的负载电容=[(Cd*Cg)/(Cd+Cg)]+Cic+△C式中Cd,Cg为分别接在晶振的两个脚上和对地的电容,Cic(集成电路内部电容)+△C(PCB上电容).就是

2、说负载电容15pf的话,两边个接27pf的差不多了,一般a为6.5~13.5pF  -S#Z3Z(R-Q)b0x9Y  各种逻辑芯片的晶振引脚可以等效为电容三点式振荡器.晶振引脚的内部通常是一个反相器,或者是奇数个反相器串联.在晶振输出引脚XO和晶振输入引脚XI之间用一个电阻连接,对于CMOS芯片通常是数M到数十M欧之间.很多芯片的引脚内部已经包含了这个电阻,引脚外部就不用接了.这个电阻是为了使反相器在振荡初始时处与线性状态,反相器就如同一个有很大增益的放大器,以便于起振.石英晶体也连接在晶振引脚的输入和输出之间,等效为一个并联

3、谐振回路,振荡频率应该是石英晶体的并联谐振频率.晶体旁边的两个电容接地,实际上就是电容三点式电路的分压电容,接地点就是分压点.以接地点即分压点为参考点,振荡引脚的输入和输出是反相的,但从并联谐振回路即石英晶体两端来看,形成一个正反馈以保证电路持续振荡.在芯片设计时,这两个电容就已经形成了,一般是两个的容量相等,容量大小依工艺和版图而不同,但终归是比较小,不一定适合很宽的频率范围.外接时大约是数PF到数十PF,依频率和石英晶体的特性而定.需要注意的是:这两个电容串联的值是并联在谐振回路上的,会影响振荡频率.当两个电容量相等时,反馈

4、系数是0.5,一般是可以满足振荡条件的,但如果不易起振或振荡不稳定可以减小输入端对地电容量,而增加输出端的值以提高反馈量.&e7p*Q0S1A8y"t#s"i&y#U:J设计考虑事项:,W#h;D0J/L  d)G!Z-J5G3?'S5G5W3`1.使晶振、外部电容器(如果有)与IC之间的信号线尽可能保持最短。当非常低的电流通过IC晶振振荡器时,如果线路太长,会使它对EMC、ESD与串扰产生非常敏感的影响。而且长线路还会给振荡器增加寄生电容。.I8z$Q*F8M4S2.尽可能将其它时钟线路与频繁切换的信号线路布置在远离晶振连接的

5、位置。0R']"B8k7y8f3.当心晶振和地的走线3R0x*J+^0k,Z&~4.将晶振外壳接地&n3o*X1r$}.c,K0e%J/q8c#o/L      如果实际的负载电容配置不当,第一会引起线路参考频率的误差.另外如在发射接收电路上会使晶振的振荡幅度下降(不在峰点),影响混频信号的信号强度与信噪.'C#o)a7~,d7B7e3C4g4s"s6B:q(p4c      当波形出现削峰,畸变时,可增加负载电阻调整(几十K到几百K).要稳定波形是并联一个1M左右的反馈电阻.'V9

6、  t#M8z%B

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。