计算机接口技术体系结构选择题.ppt

计算机接口技术体系结构选择题.ppt

ID:53285826

大小:371.00 KB

页数:33页

时间:2020-04-18

计算机接口技术体系结构选择题.ppt_第1页
计算机接口技术体系结构选择题.ppt_第2页
计算机接口技术体系结构选择题.ppt_第3页
计算机接口技术体系结构选择题.ppt_第4页
计算机接口技术体系结构选择题.ppt_第5页
资源描述:

《计算机接口技术体系结构选择题.ppt》由会员上传分享,免费在线阅读,更多相关内容在PPT专区-天天文库

1、体系结构单项选择题8086CPU指令队列的作用是()。A:暂时存放操作数B:暂时存放操作数地址C:暂时存放预取指令D:暂时存放预取指令地址8086CPU指令队列移位寄存器有个()。A:1B:4C:6D:8CC8088CPU指令队列移位寄存器有个()。A:1B:4C:6D:8BCPU中控制器的主要功能是()。A:产生时序信号B:产生控制信号C:完成地址译码D:进行逻辑运算CPU中运算器的主要功能是()。A:进行加法和逻辑运算B:进行函数运算C:进行地址运算D:对程序计数器PC加1运算BA有关8088CP

2、U叙述正确的是()。A:内部数据总线为16位B:外部数据总线为16位C:地址总线为16位D:控制总线为16条A8086CPU复位后,下列寄存器的值为()。A:CS=0000H,IP=0000HB:CS=0000H,IP=FFFFHC:CS=FFFFH,IP=0000HD:CS=FFFFH,IP=FFFFH8086CPU复位后,下列寄存器的值为()。A:CS:IP=0000H:0000HB:CS:IP=0000H:FFFFHC:CS:IP=FFFFH:0000HD:CS:IP=FFFFH:FFFFHCC

3、8086CPU的复位信号应至少维持()时钟周期的高电平。A:1B:2C:3D:4D8086CPU的基本总线周期由()时钟周期组成。A:1B:2C:4D:8C地址锁存发生在指令周期的()时刻。A:T1B:T2C:T3D:T48086CPU读数据操作在总线周期的()时刻。A:T1B:T1,T2C:T2、T3D:T3、T4AD8086CPU写数据操作在总线周期的()时刻。A:T1B:T2C:T2、T3D:T2、T3、T4D8086CPU的两种工作模式由控制线()确定。A:ALEB:DENC:MN//MXD:

4、M//IOC8086CPU最小工作模式的特点是()。A:CPU提供所有控制线B:由编程确定工作模式C:不需要总线收发器D:需要总线控制器82888086CPU最大工作模式的特点是()。A:CPU提供所有控制线B:由编程确定工作模式C:不需要总线收发器D:需要总线控制器8288AD8086CPU需要()片总线收发器芯片8286。A:1B:2C:3D:48086CPU需要()片地址锁存器芯片8282。A:1B:2C:3D:4BAC8088CPU需要()片总线收发器芯片8286。A:1B:2C:3D:480

5、88CPU需要()片地址锁存器芯片8282。A:1B:2C:3D:4C8086CPU的控制线/BHE=1,地址线A0=0时,有()。A:从偶地址开始完成8位数据传送B:从偶地址开始完成16位数据传送C:从奇地址开始完成8位数据传送D:从奇地址开始完成16位数据传送B8086CPU的控制线/BHE=0,地址线A0=0时,有()。A:从偶地址开始完成8位数据传送B:从偶地址开始完成16位数据传送C:从奇地址开始完成8位数据传送D:从奇地址开始完成16位数据传送A8086CPU的控制线/BHE=1,地址线A

6、0=1时,有()。A:从偶地址开始完成8位数据传送B:从偶地址开始完成16位数据传送C:从奇地址开始完成8位数据传送D:从奇地址开始完成16位数据传送C8086CPU的控制线/BHE=0,地址线A0=1时,有()。A:从偶地址开始完成8位数据传送B:从偶地址开始完成16位数据传送C:从奇地址开始完成8位数据传送D:从奇地址开始完成16位数据传送?当控制线READY=L时,应在()插入Tw。A:T1和T2间B:T2和T3间C:T3和T4间D:任何时候C当控制线M//IO=0、/RD=0、/WR=1时,8

7、086CPU完成()。A:存储器读操作B:存储器写操作C:I/O端口读操作D:I/O端口写操作C当控制线M//IO=1、/RD=1、/WR=0时,8086CPU完成()。A:存储器读操作B:存储器写操作C:I/O端口读操作D:I/O端口写操作B8086CPU从功能结构上看,是由()组成。A:控制器和运算器B:控制器和20位物理地址加法器C:执行单元和总线接口单元D:控制器、运算器和寄存器C计算机使用总线结构的目的是()。A:减少信息的传输量B:增加信息的传输量C:减少信息传输线的数量D:增加信息传输线

8、的数量C计算机中串并、并串转换由()实现。A:缓冲器B:锁存器C:移位寄存器D:计数器C执行指令INT时推入堆栈的寄存器顺序为()。A:CS、IP、FB:IP、CS、FC:F、CS、IPD:F、IP、CS执行指令IRET后弹出堆栈的寄存器先后为()。A:CS、IP、FB:IP、CS、FC:F、CS、IPD:F、IP、CSCB8086CPU有()个状态标志位。A:1B:3C:6D:98086CPU有()个控制标志位。A:1B:3C:6D:9CB8088CP

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。