欢迎来到天天文库
浏览记录
ID:52296134
大小:186.51 KB
页数:12页
时间:2020-03-26
《浙江工业大学电工学期末试卷0506a.pdf》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库。
1、成绩浙江工业大学2005/2006学年第二学期期终试卷(A卷)课程电子技术基础班级___________姓名___________学号___________(请考生注意:本试卷共9页)大题一二三四五六七成绩一、单项选择题:在下列各题中,将唯一正确的答案代码填入括号内(本大题共20小题,总计40分)1、P型半导体中空穴数量远比电子多得多,因此该半导体应()。(a)带正电(b)带负电(c)不带电2、电路如图所示,晶体管工作在()。(a)截止状态(b)放大状态(c)饱和状态+6V15.kΩ100kΩβ=403、理想运算放大器的开环差模输入电阻rid是()。
2、(a)无穷大(b)零(c)约几百千欧4、场效应管是通过改变()来改变漏极电流的。所以它是一个.电压控制器件。(a.)栅极电流,(b)栅极电压,(c)漏源电压15、运算放大器电路如图所示,该电路的电压放大倍数uo/ui为()。(a)零(b)1(c)2R1- ∞uO++ui6、电路如图所示,输入电压ui=3sinωt(V),则输出电压为uO为()。(a)与ui同相位的方波(b)与ui反相位的方波(c)与ui同相位的正弦波R- ∞uOuR+i+7、在NPN管组成的共射放大电路中输入信号电压为正弦波,其输出电压的波形出现了图示失真,若要消除失真,则应()(a
3、)调高静态工作点(b)调低静态工作点(c)增加集电极电阻R的值(d)减小输入信号Cuot08、由开关组成的逻辑电路如图所示,设开关接通为“1”,断开为“0”,电灯亮为“1”,电灯暗为“0”,则该电路为()(a)“与”门(b)“或”门(c)“非”门AHL-+B9、半加器的逻辑状态表为()。2ABCCSiii−1ii0000000101010010111010001101101101011111(a)ABCSABS0000000010101110011011110110(b)(c)10、晶闸管的导通条件是()。(a)阳极加正向电压(b)栅极加正向电压(c
4、)阳极和栅极均加正向电压11、采用共阴极数码管的译码显示电路如图所示,若显示码数是3,译码器T337输出端应为()。(a)a=b=c=d=“1”,e=f=g=“0”(b)a=b=c=d=g=“1”,e=f=“0”(c)a=b=c=d=g=“0”,e=f=“1”+5VaDbcCT337dBefٛAgR12、图示逻辑符号的逻辑状态表为()。A≥1FB3ABFABFABF000000001010011011100101101111111110(a)(b)(c)13、二进制编码器的电路如图所示,当Y2=1,Y3=Y1=Y0=0时,其输出BA应为()。(a)0
5、0(b)01(c)10(d)11BA&&1111YYYY321014、与十进制数127相应的二进制数是()。(a)00111111(b)01111111(c)0001111115、逻辑电路如图所示,A=“1”时,C脉冲来到后JK触发器()。(a)具有计数功能(b)置“0”(c)置“1”""1SDA&JQCKQ""1RD16、某计数器最大输入脉冲数为8,组成该计数器所需最少的触发器个数为()。(a)2(b)3(c)417、逻辑电路如图所示,分析C的波形,当初始状态为“0”时,t1瞬间输出Q为()。4(a)“0”(b)“1”(c)不定DQCCQt118、
6、一位十进制计数器由()位二进制计数器组成。(a)2(b)3(c)419、电路如图所示,平衡电阻R应等于()。(a)R1//R2//R3(b)R1//R2(c)(R1//R2)+R3R3R1ui1u- ∞ui2OR+2+R20、在运算放大器电路中,引入深度负反馈的目的之一是使运放()。(a)工作在线性区,降低稳定性(b)工作在非线性区,提高稳定性(c)工作在线性区,提高稳定性二、(本大题8分)根据逻辑电路图和C,R,S的波形,画出Q的波形图(设Q的初始状态为“0”)。QQ••C&&S&&R•QSCR5三、(本大题10分)某电源电路如下图,试说明每个虚线
7、框中(共4个方框)电路的功能,并指出UO大小。设U1=220V,U2=15V。1234D17815+D4+u1u2+CC+ICORLUO--D3-D2四、(本大题6分)电路如下图所示,已知C=0.02μF,R=4kΩ,Rf=6kΩ,(1)若要产生自激振荡,试问RF应为多少?(2)计算频率f的值。RFΙR∞-Cuo++CRRfⅡⅠ——选频网络;Ⅱ——放大电路6五、(本大题12分)逻辑电路如图所示,试证明两图的逻辑功能相同。A1&&F1&B1&A&&F2B&7六、(本大题12分)已知逻辑电路图及C脉冲波形,(1)写出各触发器的驱动方程(即输入端J、K的表
8、达式);(2)写出JK触发器的特性方程(或画出JK触发器的逻辑状态转换表);(3)画出该时序电路的逻辑状态转
此文档下载收益归作者所有