欢迎来到天天文库
浏览记录
ID:50458805
大小:585.50 KB
页数:46页
时间:2020-03-13
《中国石油大学(华东)微机原理综合练习题.ppt》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库。
1、综合练习题一、填空题二、分析简答题三、程序分析题四、编程题五、存储器扩展题六、输入输出接口题一、填空题在计算机中:1Byte=8bit,1Word=16bit。对于十六进制数码64.8H,转换为十进制数时为100.5;该数码看作8421BCD码时表示数据为64.8。对于十进制数18.5,用十六进制数表示时为12.8H;用压缩8421BCD码表示时为18.5H或(00011000.0101)。设机器字长为8位,最高位是符号位。则十进制数–127所对应的原码为11111111B,补码为10000001B。8086CPU内部结构可分为EU和BIU两部分。8086CPU可以访问8位和16位的
2、寄存器。8086CPU是16位的CPU。设SP为2000H,则执行PUSHAX后,SP=1FFEH。逻辑地址是由段基址和偏移地址组成。其中,段寄存器中存放的是段基址。将逻辑地址转换为物理地址的公式是段基址×16+偏移地址。设有逻辑地址1234H:1234H,试写出其对应的物理地址13574H。一个含有16个字节数据的变量,它的逻辑地址为1000H:0100H,那么该变量的最后一个字节数据的物理地址是1010FH。8086CPU对外的数据线是16条,地址线是20条,它的寻址能力为1M字节。数据线和地址线是以分时复用方式轮流使用的。若有如下定义:ORG0100HTABDW9876H当执行
3、:MOVAX,TAB后,(AX)=9876H;而执行:LEAAX,TAB后,(AX)=0100H。若定义ADB‘abcd’,则(A+2)单元存放的字节数据是‘c’或63H。8086CPU在I/O单独编址时,对I/O编址最多使用16条地址线,若要从地址为80H的端口读入字节数据,则应该使用指令INAL,80H。在8086系统(XT机)中使用的可编程中断控制器型号是8259A,该芯片最少占用2个端口地址。可编程定时/计数器8253含有3个16位的定时/计数器。每个定时/计数器可以通过编程方式来设定的工作方式有6种。若用4K×1的存储器芯片组成12K字节的内存容量,则共需24个这样的芯片。
4、一般情况下,容量为256KB的存储器具有8条数据线,18条地址线。在微型计算机系统中,可采用的输入输出方式主要有程序控制、中断方式、DMA三种类型。可编程接口芯片8255A含有3个8位的I/O口。A口工作方式有3种,B口工作方式有2种。8086CPU上电复位后,执行第一条指令的物理地址是FFFF0H。8086/8088CPU的中断系统能处理256种不同类型的中断。在8086系统中使用8259A芯片,最多能管理64级中断优先级。计算机对I/O端口的编址方法有存储器映象寻址(也称统一编址)、I/O单独编址两种。内存按存储器性质分类通常分为RAM和ROM两类。二、分析简答题1、写出-23的
5、原码、反码、补码,并将补码转换成十六进制数(设字长为8位)。答:X=-23=-10111BX原码:10010111BX反码:11101000BX补码:11101001B=E9H2、已知逻辑地址3010H:1234H,写出段地址、偏移地址、物理地址。答:段地址为:3010H;偏移地址为:1234H物理地址:3010H*10H+1234H=31334H3、简述BIU、EU单元作用。答:BIU:地址形成、取指令、指令排队、读/写操作数、总线控制EU:指令译码、指令执行4、8086CPU中四个段寄存器的名称是什么,分别用什么符号表示?答:代码段:CS数据段:DS堆栈段:SS扩展段:ES5、列
6、举至少5种程序状态字中的标志位,并简要说明其功能答:ZF:全零标志CF:进位标志SF:符号位AF:辅助进位PF:奇偶校验位OF:溢出标志6、设字长为8位,用二进制计算15+20的结果,并说明对状态标志C、A、S、Z的影响。答:00001111+0001010000100011CF=0AF=1SF=0ZF=07、8086CPU对1M存储空间是如何组织的?答:8086CPU对存储器是采用分段方式管理的(段地址:偏移量),分为奇地址库和偶地址库。8、8086CPU系统中存储器为什么分奇地址库和偶地址库。答:为保证和以前的CPU兼容,保证8086既能进行字节操作,有可以进行字操作。9、808
7、6对存储器的管理为什么采用分段的办法?20位的物理地址是如何形成的?答:8086的数据线和内部的寄存器都是16位的,而其地址线是20位的,无法直接进行管理;为扩大寻址范围,采用分段的管理方式,把真正的物理地址用段地址和偏移量表示,每一部分都不超过64K,可保存在内部寄存器中。当CPU访问内存时,在地址加法器中将段寄存器的内容(段基址)自动左移4位(二进制),再16位偏移地址相加,形成20位的物理地址。10、设SS=1050H,SP=0008H,AX=123
此文档下载收益归作者所有