欢迎来到天天文库
浏览记录
ID:47211732
大小:91.46 KB
页数:8页
时间:2019-08-25
《微机接口原理习题》由会员上传分享,免费在线阅读,更多相关内容在工程资料-天天文库。
1、一、单项选择题1、下面关于微处理器的叙述中,错误的是(A)。A、微处理器是用单片超大规模集成电路制成的具有运算和控制功能的处理器B、一台计算机的CPU可能由1个、2个或多个微处理器组成C、H常使用的PC机只有一个微处理器,它就是中央处理器D、目前巨型计算机的CPU也由微处理器组成2、F1前市场上出售的台式PC机中Pentium4微处理器的主频一般为(C)。A、0、5GHz左右B、1GHz左右C、3GHz左右D、5GHz以上3、下列哪种设备不属于I/O设备?(D)A、手写板B、打卬机C、扫描仪D、复印机4、程序设计人员不能直接使用
2、的寄存器是(C)。A、通用寄存器B、指令指针寄存器C、标志寄存器D、段寄存器5、下列存储器中,(A)的存取速度最快。A、CacheB、MemoryC、HDDD、CD-ROM6、CPU执行算术运算指令所得到的结果类型保存在寄存器(B)中。A、AXB、FLAGSC、IPD、ES7、Pentium微处理机配备了5个控制寄存器。其中没冇定义,而供将来使用的是(A)。A、CR1B、CR2C、CR3D、CR48、下面关于总线的叙述中,错谋的是(C)。A、总线的位宽指的是总线能同时传送的数据位数B、总线标准是指总线传送信息吋应遵守的一些协议与
3、规范C、Pentium机中的PCI总线不支持成组传送方式D、总线的带宽是指每秒钟总线上可传送的数据量9、微机屮的寄存器、Cache.主存储器及辅存储器,其存取速度从高到低的顺序是(C)。A、主存储器,Cache,寄存器,辅存B、快存,主存储器,寄存器,辅存C、寄存器,Cache,主存储器,辅存D、寄存器,主存储器,Cache,辅存10、多段存储管理方式中,每一个程序都拥有它口己的(A),以及多种属于它自己的存储器段。A、段描述符B、段选择符C、段选择符和段描述符D、段描述符寄存器11、下面是关于CPU与Cache之间关系的描述,
4、其小正确的一条描述是(A)。A、Cache中存放的是主存储器屮一部分信息的映像B、用户可以直接访问CacheC、片内Cache要比二级Cache的容量人得多D、二级Cache要比片内Cache的速度快得多12、微处理器在保护模式下对存储器进行访问吋,段寄存器提供的是(A)。A、段选择符B、段基址C、段描述符D、偏移地址13、通常,人们把用符号表示计算机指令的语言称为(D)。A、仿真语言B、高级语言C、机器语言D、汇编语言14、目前比较流行的局部总线是(A)。A、PCI总线B、ISA总线C、SCSI总线D、EISA总线15^反映C
5、ache性能的最重要的指标是(D)。A、配置方式B、访问速度C、规模大小D、命屮率16、用来作为堆栈指针的寄存器是(C)。A、EIP寄存器B、EBP寄存器C、ESP寄存器D、EDI寄存器17、下面是关于PCI总线的叙述,其小错谋的是(C)A、PC1支持即插即用功能B、PCI的地址线■数据线是复用的C、PC1总线是一个16位宽的总线D、PC1是一种独立于处理器的总线标准,可以支持多种处理器18、存储管理是由分段存储管理和(C)组成。A、分段部件B、分页部件C、分页存储管理D、虚拟管理19、lKX4b的RAM芯片需要多少条地址线进行
6、寻址?DA、8B、9C、4D、10二、填空题1、8086的中断向量表位于内存的00000H〜003FFH区_区域,它可以容纳256_个屮断向量。2、冯・诺依曼机的基本组成部分有输入设备、输出设备、—运算器_、_控制器—和主存储器。3、设8086系统中采用单片8259A,其8259A的ICW2二32H,则对应IR5的中断类型号为_35_H,它的中断入口地址在中断向量表11'的地址为_000D4H~000D7也。4、目前微型计算机的基木工作原理是—存储程序控制—的原理,其基木结构属于冯•诺依曼结构。5>Pentium的外部中断包括可
7、屏蔽小断和_不可屏蔽小断两种。6、总线操作周期的4个操作阶段分别是总线请求和仲裁阶段,—寻址―数据传送—和结束阶段。7、8259A共有7个可编程的寄存器,它们分別用于接受CPU送来的—初始化—命令字和—操作—命令字。8、8086中,BIU部件完成_总线接口功能_功能,EU部件完成—指令的译码及执行功能—功能。9、8086CPU中的指令队列的作用是—预収指令,其长度是6字节。10、_程序访问的局部性原理—是配备Cache的基础。11、8086正常的存储器读/写总线周期由_4_个T状态组成,ALE信号在_T1—状态内有效,其作用是给
8、外部的地址锁存器提供一个地址锁存信号。三、判断题1、Pentium数据寄存器可以存放8、16、32位二进制数据。(T)2、响应CPU的外部事件吋,中断方式比查询方式的CPU占用率更低,但响应速度更低。(T)3、用软件确定屮断优先权时,只要改变查询的顺序,即可以改
此文档下载收益归作者所有