《微机原理与接口技术》习题答案

《微机原理与接口技术》习题答案

ID:40950900

大小:121.00 KB

页数:9页

时间:2019-08-11

《微机原理与接口技术》习题答案_第1页
《微机原理与接口技术》习题答案_第2页
《微机原理与接口技术》习题答案_第3页
《微机原理与接口技术》习题答案_第4页
《微机原理与接口技术》习题答案_第5页
资源描述:

《《微机原理与接口技术》习题答案》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库

1、微机原理与接口技术习题答案第一章2、156D=10011100B=9CH79D=1001111B=4FH0.675D=0.1011B=0.BH37.164D=100101.0011B=25.3H3、136D=10001000B111010.111B=3A.EH110010.11B=62.6Q157Q=06FH133Q=910AE7.D2H=101011100111.11010010B0.468D=0.0111B4、无符号数:151符号数:-1058421BCD:976、+1原码=00000001

2、反码=00000001补码=00000001-1原码=10000001反码=11111110补码=11111111+36原码=00100100反码=00100100补码=00100100-36原码=10100100反码=11011011补码=11011100-128原码=1000000010000000反码=111111101111111补码=100000007、⑴-128⑵-1⑶15⑷-868、⑴0~255⑵-127~+127⑶-32767~+3276811、34H+89H无溢出0AFH+45

3、H无溢出76H-0FEH无溢出第二章2、1MB,64KB3、不能4、4,1,时钟5、0FFFF0H寄存器名FRIPCSDSSSES指令队列其它寄存器复位状态0000H0000HFFFFH0000H0000H0000H清空0000H6、段基地址和偏移地址1230H:0045H1000H:2345H7、90000H~9FFFFH11、等待周期:8086CPU与慢速的存储器和I/O设备交换信息时,为了防止丢失数据,在总线周期的和之间,插入一些必要的等待状态,用来给予必要的时间补偿。在等待状态期间,总线

4、上的信息保持不变,其他一些控制信号也都保持不变。空闲周期:在两个总线周期之间,存在BIU不执行任何操作的时钟周期,这些不起作用的时钟周期称为空闲状态,用表示。12、CS=A000H第三章1、⑴寄存器寻址,寄存器寻址⑵寄存器寻址,立即数寻址⑶相对基址变址寻址,寄存器寻址⑷基址变址寻址,寄存器寻址⑸寄存器寻址,直接寻址⑹直接寻址,寄存器寻址⑺寄存器间接寻址,立即数寻址⑻寄存器寻址,相对基址寻址2、⑴错⑵错⑶错⑷错⑸错⑹错⑺错⑻错,类型不匹配⑼错⑽对⑾错,目的操作数类型无法判断⑿错3、VER所指字内容

5、=4、⑴⑵⑶⑷,5、,,,6、⑴MOVAX,0⑵XORAX,AX7、⑶MOVAX,BMOVCL,2SALAX,CLADDAX,ACWDMOVBX,DXMOVCX,AXMOVAX,ASALAX,1IMULCSUBCX,AXMOVD,CXSBBBX,DXMOVD+2,BX第四章1、MOVAH,9MOVAH,7MOVAH,72、ANDBL,08HCMPAL,BLJZZERO3、⑴⑵⑶⑷4、JSNEGAJMPOKJMPOK5、设3个连续单字节的地址存放在SI中。MOVAL,[SI]INCSIMOVBL,

6、[SI]INCSIMOVCL,[SI]CMPAL,BLJBL1XCHGAL,BLL1:CMPAL,CLJBL2XCHGAL,CLL2:CMPBL,CLJBL3XCHGBL,CLL3:MOVDI,OFFSETRESULITMOV[DI],AL`INCDIMOV[DI],BLINCDIMOV[DI],CL7、⑴MOVAL,XMOVBL,YCMPAL,BLJGELXCHGAL,BLL:SUBAL,BLMOVZ,AL⑵MOVAL,XSUBAL,YJNSLNEGALL:MOVZ,AL8、OFFSETBUF

7、FER1OFFSETBUFFER2INCSIINCDI9、MOVCL,3MOVAX,369MOVBL,10L1:DIVBLPUSHAXMOVAH,0LOOPL1MOVCL,3L2:POPAXMOVDL,AHADDDL,30HMOVAH,2INT21HLOOPL210、设该无序数组为字数组,存放在变量ARRAY中。MOVCX,NDECCXMOVDI,CXL1:MOVBX,0L2:MOVAX,ARRAY[BX]CMPAX,ARRAY[BX+2]JBL3XCHGAX,ARRAY[BX+2]L3:MOV

8、ARRAY[BX],AXADDBX,2LOOPL2DECDIJNZL1第五章7、⑴10,4,128⑵11,8,32⑶13,8,8⑷16,1,88、全译码法将除片内寻址外的全部高位地址线都作为地址译码器的输入,译码器的输出作为各芯片的片选信号,将它们分别接到存储芯片的片选端,以实现对存储芯片的选择。这种方法的优点是每片(组)芯片的地址范围是唯一确定的,而且是连续的,便于扩展,不会产生地址重叠的存储区,但译码电路比较复杂。部分译码用除片内寻址外的高位地址的一部分来译码产生片选信号。这种方法会出现地址

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。