16位超前进位加法器实验报告

16位超前进位加法器实验报告

ID:39446542

大小:918.54 KB

页数:9页

时间:2019-07-03

16位超前进位加法器实验报告_第1页
16位超前进位加法器实验报告_第2页
16位超前进位加法器实验报告_第3页
16位超前进位加法器实验报告_第4页
16位超前进位加法器实验报告_第5页
资源描述:

《16位超前进位加法器实验报告》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库

1、电子与信息工程学院电子科学与技术专业集成电路设计__________________________________________________________________________________实验名称:十六位超前进位加法器一、实验目的设计、验证并优化16位超前进位加法器的逻辑功能。二、实验原理1、1位全加器原理全加器的求和输出信号和进位信号,定义为输入变量A、B、C的两种组合布尔函数:求和输出信号=A⊕B⊕C进位信号=AB+AC+BC实现这两个函数的门级电路如下图。并不是单独实现这两个函数,而是用进位信号来产生求和输出信号

2、。这样可以减少电路的复杂度,因此节省了芯片面积。上述全加器电路可以用作一般的n位二进制加法器的基本组合模块,它允许两个n位的二进制数作为输入,在输出端产生二进制和。最简单的n位加法器可由全加器串联构成,这里每级加法器实现两位加法运算,产生相应求和位,再将进位输出传到下一级。这样串联的加法器结构称为并行加法器,但其整体速度明显受限于进位链中进位信号的延迟。因此,为了能够减少从最低有效位到最高有效位的最坏情况进位传播延时,最终选择的电路是十六位超前加法器。2、超前进位加法器原理超前进位加法器的结构如下图。超前进位加法器的每一位由一个改进型全加器产

3、生一个进位信号gi和一个进位传播信号pi,其中全加器的输入为Ai和Bi,产生的等式为:gi=AiBi电子与信息工程学院电子科学与技术专业集成电路设计__________________________________________________________________________________pi=Ai+Bi改进的全加器的进位输出可由一个进位信号和一个进位传输信号计算得出,因此进位信号可改写为:Ci+1=gi+piCi式中可以看出,当gi=1(Ai=Bi=1)时,产生进位;当pi=1(Ai=1或Bi=1)时,传输进位输入,这

4、两种情况都使得进位输出是1。近似可以得到i+2和i+3级的进位输出如下:Ci+2=gi+1+pi+1Ci+1=gi+1+pi+1gi+pi+1piCiCi+3=gi+2+pi+2Ci+2=gi+2+pi+2gi+1+pi+2pi+1gi+pi+2pi+1piCi下图为一个四位超前进位加法器的结构图。信号经过pi和gi产生一级时延,经过计算C产生一级时延,则A,B输入一旦产生,首先经过两级时延算出第1轮进位值C’不过这个值是不正确的。C’再次送入加法器,进行第2轮2级时延的计算,算出第2轮进位值C,这一次是正确的进位值。这里的4个4位超前进位加

5、法器仍是串行的,所以一次计算经过4级加法器,一级加法器有2级时延,因此1次计算一共经过8级时延,相比串行加法器里的16级时延,速度提高很多。一、实验过程和结果1、1位改进型全加器(1)1位改进型全加器电路将原始的一位全加器进行改进,使其产生一个进位信号gi和一个进位传播信号pi,其中全加器的输入为Ai和Bi,得到如下电路图。电子与信息工程学院电子科学与技术专业集成电路设计__________________________________________________________________________________(2)1位

6、改进型全加器逻辑验证在cadence中将导出改进型1位全加器的cdl文件,并编写1bit.sp文件用Hspice进行仿真验证。仿真结果如下图所示,输入信号a、b、c都为脉冲信号,即下图中第一条和第二条曲线,输出信号s为第三条曲线,由图像可知逻辑功能正确,说明改进型一位全加器电路逻辑没有问题。2、4位超前进位加法器(1)4位超前进位加法器电路电子与信息工程学院电子科学与技术专业集成电路设计_______________________________________________________________________________

7、___将1位改进型全加器连接成如下图的4位超前进位加法器,其中电路内部每一个进位信号不是进位传播得到,而使用进位信号和进位传播信号同时计算得到。(2)4位超前进位加法器逻辑验证在cadence中将导出4位超前进位加法器的cdl文件,并编写4bit.sp文件用Hspice进行仿真验证。仿真结果如下图。在sp文件中对B0,B1,B2,B3都输入5V高电平,对A1,A2,A3输入0V低电平,其中A0,C0输入脉冲信号,这样最终的结果S0,S1,S2,S3会跟随A0脉冲信号的变化而发生变化。由下图可知输出信号S的各个位逻辑功能正确3、16位超前进位加

8、法器(1)16位超前进位加法器电路电子与信息工程学院电子科学与技术专业集成电路设计_________________________________________

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。