欢迎来到天天文库
浏览记录
ID:38072881
大小:226.50 KB
页数:2页
时间:2019-05-25
《71集成555定时器》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库。
1、7.1集成555定时器本次重点内容:集成555定时器组成及原理教学过程一、集成555定时器555定时器是一种将模拟功能与逻辑功能结合在一起的混合集成电路,应用遍及电子的各个领域,在其外部配上少量阻容元件,便能构成多谐振荡器、单稳态触发器、施密特触发器等电路。CMOS555定时器的电源电压范围宽,为3~18V,还可输出一定的功率,可驱动微电机、指示灯、扬声器等,在波形的产生和变换、测量与控制、家用电器和电子玩具等许多领域中都得到广泛的应用。1、电路结构与工作原理电路结构图如下:图7.1555定时器的电路结构图包括电阻分压器,比较器C1和C2,RS触发器,放电管V。①Vss-接地端,②
2、-触发端,③OUT-输出端,④-复位端,⑤C-V-电压控制端,⑥TH-阈值输入端,⑦D-放电端,⑧VDD-电源端。(1)电阻分压器:由3个阻值相同的电阻R串联构成分压电路,提供两个参考电压,一个是C1的反相输入端电压,为VDD,一个是C2的同相输入端电压,为VDD。(2)电压比较器C1和C2:当U+>U-时,比较器的输出为高电平1。当U+3、(5)放电管V和输出缓冲器:当复位端是高电平时,若基本RS触发器的=0,则放电管V截止;若=1,则放电管V导通,通过放电端D与外接电路形成放电回路。输出部分由反相器构成输出缓冲器,以提高输出驱动能力。2、555定时器功能表THOUTV××00导通VDD>VDD10导通VDD1保持原态保持原态作业:1,2
3、(5)放电管V和输出缓冲器:当复位端是高电平时,若基本RS触发器的=0,则放电管V截止;若=1,则放电管V导通,通过放电端D与外接电路形成放电回路。输出部分由反相器构成输出缓冲器,以提高输出驱动能力。2、555定时器功能表THOUTV××00导通VDD>VDD10导通VDD1保持原态保持原态作业:1,2
此文档下载收益归作者所有